毕业设计(论文)-直接数字频率合成器设计推荐.docVIP

毕业设计(论文)-直接数字频率合成器设计推荐.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)-直接数字频率合成器设计推荐

直接数字频率合成器设计 The Design of Direct Digital Frequency Synthesizer 摘 要 利用可编程逻辑阵列FPGA(Field Programmable Gate Array)实现DDS专用电路芯片,主要特点是能满足用户对特殊功能的要求,而且在使用过程中也灵活地改变系统结构。商用DDS专用芯片虽然为电路设计者提供了很多机会并满足了很多场合的需要.但是也有它的局限性,并不能满足所有的要求。本文在对现有DDS技术的大量文献调研的基础上,提出了符合FPGA结构的DDS设计。方案利用QuartusⅡ开发工具在ALTERA FLEX10K系列器件上进行了实现。 关键词 直接数字频率合成器 单片机 数模转换 温度漂移补偿 Abstract The main features of realization of dedicated direct digital frequency synthesizer circuit chips using FPGA are the ability to meet user requirements for special functions, but also flexibility change structural of the system in the use of the process. Although commercial DDS dedicated chip circuit provide a lot of opportunities for the designers and meet the needs of many occasions, there are its limitations and cannot meet all the requirements. On a large number of investigation of existing research literature,the papers involves the proposed structure of the direct digital frequency synthesizer FPGA design. The Programmer uses the Quartus II development tool for designing the Altera FLEX10K series devices. Keywords DDS MCU DAC Temperature drift compensation 目 录 前 言 1 第1章 设计思路及原理 2 1.1 研究意义 2 1.2 总体设计任务 2 1.3 设计思路及原理 3 1.3.1 DDS工作原理框图 3 1.3.2 具体工作过程 3 第2章 系统电路的设计及原理 5 2.1 系统框图 5 2.2 各模块具体实现原理分析和说明 5 2.2.1 相位累加器模块 5 2.2.2 ROM查找表模块 10 2.2.3 单片机输入输出控制模块 12 2.2.4 温漂误差补偿 13 2.2.5 D/A转换模块 18 2.2.6 滤波输出电路模块 19 2.3 软件仿真结果 19 第3章 硬件电路的构建 21 3.1 FPGA芯片的选择与使用 21 3.2 硬件连接电路图 23 第4章 实验开发系统系统 25 4.1 实验开发系统的选择与使用 25 4.2 实验过程与结果分析 27 总 结 30 谢 辞 31 参考文献 32 前 言 频率合成技术是现代电子系统中非常关键的技术。在通信、雷达、导航和电子战方面,都需要在一个很宽的频率范围内以快捷的速度提供大量高精度、高稳定度的频率信号。 现实应用的频率合成技术主要有直接频率合成法、锁相频率合成法、直接数字频率合成法。 直接频率合成法采用单个或多个不同频率的晶体振荡器作为基准信号源,经过具有加减乘除四则运算功能的混频器、倍频器、分频器和具有选频功能的滤波器的不同组合来实现频率合成。这种方法的主要优点是频率转换时间短,理论上可产生任意小的频率间隔。主要缺点有频率范围有限、频率间隔不能太多、采用的大量倍频器、分频器和混频器等,增大了输出信号的噪声以及设备庞大,造价较高等。随着集成技术和数字技术的发展,直接频率合成器的发展受到了限制。 锁相频率合成法基于锁相环路的同步原理,是从一个高准确度、高稳定度的参考晶体振荡器综合出大量离散频率的一种技术。它由基准频率产生器提供一个高稳定度的参考频率,锁相环路利用其良好的窄带跟踪特性,使频率准确的锁定在参考频率或其N次谐波频率上。当锁相环路 (PLL)达到稳定状

您可能关注的文档

文档评论(0)

feixiang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档