构建低成本高性能时钟源.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
构建低成本高性能时钟源

设计笔记: HFDN-31.0 Rev. 1; 04/08 MAX3610 基于频率合成器的晶体振荡器, 构建低成本、高性能时钟源 Functional Diagrams Pin Configurations appear at end of data sheet. Functional Diagrams continued at end of data sheet. UCSP is a trademark of Maxim Integrated Products, Inc. AVAILABLE MAX3610 基于频率合成器的晶体振荡器,构建低成本、高性能时钟源 1 概述 2 带有PLL 合成器的晶体振荡器 MAX3610 是一款基于频率合成器的晶体振荡器 传统的 1Gbps 和2Gbps 光纤通道(FC)使用带有单 IC ,适用于光纤通道(FC)存储局域网,例如:硬 端 LVCMOS 接口的 106.25MHz 晶体振荡器作为 盘驱动、主机总线适配器、交换机和RAID控制 参考时钟源。随着 FC 串行数据率增加到 器。该芯片具有完全集成的晶体振荡器和基于锁 4.25Gbps ,很有可能在下一代系统中达到 相环(PLL)的倍频器。使用低成本的 26.5625MHz 8.5Gbps ,为满足相位抖动的要求,系统设计者 AT切型基频晶体谐振器,可产生 106.25MHz或 倾向于使用更高参考频率,例如 212.5MHz ,具 212.5MHz 时钟输出,LVPECL或LVDS接口。输 有差分 LVPECL 或 LVDS 接口的时钟。为达到 出时钟相位抖动在12kHz至20MHz带宽内典型值 如此高的频率,由于生产成本的提高,传统的 3 为0.7psrms 。 阶泛音或者5 阶泛音晶体振荡器变得更加昂贵。 本篇设计笔记阐述了 MAX3610 参考时钟发生器 MAX3610 提供了一个低成本时钟模块的解决方 的特性,以及使用频谱分析仪测量电源引入的确 案,使用基频 AT 切型晶体振荡器产生高频、低 定性抖动。测量结果中给出了时钟输出的单边带 抖动时钟输出。图1 给出了功能模块框图。 相位噪声(SSB)和电源引入的确定性抖动。本文 第 4 节将给出推荐的晶体谐振器参数和使用晶体 的MAX3610 的频率稳定度测量值。

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档