- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
首都师范大学数字电子电路技术期末必考总结
数制变换(填)作业:(02变换为十进制和十六进制数十进制转换(02=2-2+2-4+2-5+2-6+2-7+2-8=十六进制转换(02=(0.5F)16BCD码(8421码)(填)例:5.7=0101.0111(不同于十进制与二进制转换)原码;反码;补码(+用0;-用1)(填)作业:(-1101)2原码:11101反码10010(负数,除符号位全部取反)补码:00011(负数,原码全部取反,最低位加一)备注:正数反码,补码与原码相同。逻辑函数基本公式:期中:(以下两题考其一):最小项的重要性质(填)全体最小项和为1卡诺图期中:(以下两题考其一):试用卡诺图把下列函数化简为与或表达式依据题意画卡诺图:以上用那个都行,建议用第一个。表示出来就可以了!TTL电路的特性参数(噪声容限)(填)VNH高电平时噪声容限:VNH=VOH(min)-VIH(min)VNL低电平时噪声容限:VNL=VIL(max)-VOL(max)TTL反相器的传播延迟时间产生原因二极管和三极管有导通变为截止或由截止变为导通都需要一定时间,电路中寄生电容存在。组合逻辑电路逻辑功能不同点分:1、组合逻辑电路(组合电路)2、时序逻辑电路(时序电路)时序逻辑电路在逻辑功能上的共同特点:电路在任意时刻的输出不仅取决于该时刻的输入,还与电路原来的状态无关。时序逻辑电路在电路结构上的共同特点:通常包括组合电路和存储电路两大组成部分;存储电路的输出状态必须反馈到组合电路的输入端。时钟分类:同步时序电路、异步时序电路输出分类:米利型时序电路、穆尔型时序电路反演定理对于任意一个逻辑式Y,若将其中所有的·换成+,+换成·,0换成1,1换成0,原变量换成反变量,反变量换成原变量,则得到的结果就是。分析逻辑电路期中:(以下两题考其一):分析下面两个图中的逻辑电路。要求(1)逻辑表达式(2)列出真值表(3)分析其逻辑功能。F1F2F3 A B 列逻辑表达式F1=A(与非关系)F2==A⊙B(同或关系)F3=(与非关系)画出真值表ABF1F2F300010101000100111010ALB列逻辑表达式 L===A⊙B(同或关系)画出真值表ABL001100010111什么是编码器?其功能是什么?可分为那些?编码器就是实现编码的数字电路。其功能是:将每一个高、低电平编成一个对应的二进制代码。可分为:普通编码器,优先编码器。普通编码器:在普通编码器中,任何时刻只能对其中一个输入信息,进行编码,即输入n个信号是互相排斥的。若输入信号的个数N与输出变量的位数n满足N=2n,此电路称为二进制编码器。优先编码器是当多个输入端同时有信号时,电路只对其中优先级别最高的信号进行编码。译码器实现译码功能的数字电路称为译码器。可分为变量译码器和显示译码器。数据选择器作业:3.16试用4选1数据选择器产生逻辑函数Y’=D0+A1D1+A0D2+A0A1D3比较Y’和Y,知道A1=B,A0=C,D0=1,D2=,D3=1触发器能够存储一位二进制信息的基本单元电路。其特点是1,有两个自行保持的稳定状态,分别表示逻辑0和逻辑1.2,在适当的输入信号下,可以一种状态翻转到另一种状态,在输入信号取消后,能将获得的新状态保存下来。基本RS触发器(主要看)特征方程:逻辑图(两个与非):信号输入端,低电平有效逻辑图(两个或非):信号输入端,高电平有效。同步RS触发器(主要看)CP高电平触发和下降CP下降沿触发 不知道波形图是否考察,没有画图!主从JK触发器(下降位有效)逻辑电路图(极有可能考):逻辑符号:特性表:状态图:特征方程:输入J、K间无约束:JK触发器的工作波形:书上4.9,JK 触发器已知主从结构JK触发器输入端J、K和CP的电压波形如图所示,试画出Q,端对应的电压波形。设触发器的初始状态为Q=0。解出答案:维持阻塞RS触发器(二选一考察)维持阻塞的D触发器:触发器相互转换触发器有高电平CP=1、低电平CP=0、上升沿CP↑、下降沿CP↓四种触发方式计数器在数字电路中,能够记忆输入脉冲个数的电路称为计数器按照CP脉冲的输入方式/触发器是否同时翻转,可分为同步计数器和异步计数器可以实现计时、定时、分频和自动控制等功能竞争冒险:定义:在组合电路中,当输入信号的状态改变时,输出端可能会出现不正常的干扰信号,使电路产生错误的输出,这种现象称为竞争冒险。产生竞争冒险的原因:主要是门电路的延迟时间产生的。消除竞争冒险的方法:1,增加冗余项2,接入滤波电容3,引入选通脉冲。寄存器:在数字电路中,用来存放二进制数据或代码的电路称为寄存器。寄存器是由具有存储功能的触发器组合起来构成的。按照功能的不同,可将寄存器分为基
文档评论(0)