- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP的多通道高速可扩展数据采集系统
摘要:文中以TI公司的TMS320LF2407A为核心处理器,CPLD为系统控制译码芯片提出了一种可扩展多通道高速A/D数据采集系统,可以实现48路或更多路通道的可扩展的高速数据采集,并介绍了基于本系统的数据处理的一些软件和硬件的设计。
关键词:TMS320LF2407A;CPLD;多通道;数据采集系统
中图分类号:TP274文献标识码:A文章编号:1009-3044(2008)22-814-03
Multi-Channel High-Speed Data Collection System Based on DSP
ZHENG Hui,CHEN Jun-feng,YAO Jian-bin
(Department of Information Engineering, North China University of Water Conservancy And Electric Power, Zhengzhou, 450011)
Abstract:This paper proposed a multi-channel high-speed A/D data collection system based on TMS320LF2407A as core processor and CPLD as controlling and encoding chip. This system can realize 48 or more channels data collection. We also introduced the software and hardware design of this system.
Key words:TMS320LF2407A; CPLD; multi-channel; data collection
1 引言
本文提出了一种基于TI公司的 TMS320LF2407A 为处理器的48路或更多路的可扩展的高速数据采集系统。
在工业控制及各种信号处理系统中需要对数据进行采集处理,如故障检测系统、信息采集系统等等,而一些应用如电力系统的微机检测或其它数据巡检系统或一些低分辨率的识别系统等都需要多通道的数据采集处理。本文正是基于这种需求提出了一种可根据需要进行扩展的实现方法。
2 TMS320LF2407A 的特点[1-2]
1)采用高性能静态 CMOS 技术,使得供电电压降为3.3V,减小了功耗;
2)片内具有32K字×16位的 FLSAH, 544字双端口 RAM(DARAM), 2K字的单口 RAM(SRAM);
3)两个事件管理模块EVA和EVB;
4)可扩展外部存储器,共有192K字×16位的空间,分别为64K字的程序存储器空间、64K字的数据存储空间和64K字的I/O空间;
5)看门狗(WD)定时器模块;
6)串行通信接口(SCI)模块。
3 系统介绍
系统提供了48路或更多路的模拟输入通道,系统的工作原理框图如下:
如图1所示,系统中的模拟量通过低通滤波之后由多个八选一的选择器控制来进入 A/D 转换芯片。A/D 转换芯片为8位输出,其输出结果存储在 SRAM 存储器上。对选择器的开关选择、A/D 转换器的控制读取、数据的存储由CPLD控制来完成。采集完数据后会产生一个中断给DSP,由DSP来进行数据的处理。至于采集多少数据产生一次中断由具体的应用来决定,本系统为了对数据及时的处理,每采集完所有通道数据一次就产生一次中断。因为 DSP 是16位的数据输出,我们对 DSP 进行了外部存储器扩展,用两片 IS63LV1024组成128K×16位的存储空间。因为 A/D 转换芯片是8位的输出,其输出只与一个 IS63LV1024 的数据输出总线相连。
4 系统硬件设计
4.1 系统所用器件
① CD4051 是8通道模拟多路选择器。有三个输入引脚A、B、C,通过A、B、C的值来确定哪一路为输出。其8路输入的输入电压范围为0V-VDD 。 VDD 为工作电源电压,范围为+5V-+15V。
② TLC5510AI 为CMOS,8位,20MSPS 的模数转换器。TLC5510AI 为单电源5V供电,典型功耗为130mW。里面有一个采样保持电路,具有内部参考电阻。两个参考电压输入引脚REFB,REFT。REFB 为参考电压低端输入,REFT 为参考电压高端输入。其推荐工作环境为:工作电压VDD,VDD为4.75V-5.25V。模拟输入电压 VI(ANLG)范围为:VREFB-VREFT ,其最大满量程电压为4V。
文档评论(0)