- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程器件及数字系统设计报告-皇甫精选
可编程器件及数字系统设计
实习报告
学院: 仪器科学与电气工程
专业: 电气工程及其自动化
姓名: 皇甫幼朋
学号:
实习地点:吉林大学朝阳校区地质宫416
实习时间: 2010-08-16——2010-08-26
指导教师: 张怀柱、李春生
一、基本逻辑设计及调试
1、7段译码器;(数码管,DIP拨码开关)
2、BCD码加法器;(数码管,DIP拨码开关)
3、计数(分频)器;(数码管)
4、按键去抖
5、抢答器
1.七段译码器
一、实验目的
1、学习基于VHDL 语言设计组合逻辑。
2、学习VHDL 语言的编程规范,初步养成良好的编程习惯。
二、实验平台
微机一台(Windows XP 系统、安装QuartusⅡ等相关软件)、CPLD 学习板一块、5V 电源线一个、下载线一条。
三、设计要求
设计一个 7 段数码管显示译码器,并用4 位拨码开关和数码管验证其功能。
四、设计提示
1. 设计方案
显示译码器是一种比较常用的组合逻辑模块,可以通过多种方式来实现。
方法一: 采用经典设计方法,用基本门电路设计实现;
方法二: 调用现成的 74 系列功能模块(如7447)实现;
方法三: 基于VHDL 语言设计实现。
2.硬件连接图
为了共用外围器件,可以采用4 位拨码开关和1 个4 位共阳数码管(后面的实验会用到)来验证设计,硬件连线图如下。
3. 软件设计
(1) VHDL 源程序
建立工程,输入以下源文件:
文件名:Seg7.vhd
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity seg7 is
port (
swd: in std_logic_vector(3 downto 0);
seg: out std_logic_vector(7 downto 0));
end seg7;
architecture behave of seg7 is
begin
process (swd)
begin
case swd is
when 0000= seg =;
when 0001= seg =;
when 0010= seg =;
when 0011= seg =;
when 0100= seg =;
when 0101= seg =;
when 0110= seg =;
when 0111= seg =;
when 1000= seg =;
when 1001= seg =;
when 1010= seg =;
when 1011= seg =;
when 1100= seg =;
when 1101= seg =;
when 1110= seg =;
when 1111= seg =;
when others= seg =;
end case;
end process;
end behave;
(2) 编译
对文件seg7.vhd 进行编译综合及管脚分配后,执行一次全编译。
(3) 仿真
使用QuartusⅡ对其进行仿真。
3. 下载调试
利用 QuartusⅡ 的 Programmer 将编译好的 pof 文件下载到 EPM240 当中。下载完成后,改变 4 位拨码开关的输入状态,观察数码管显示情况是否符合设计要求。如不符合,重复以上步骤。
4.仿真波形图
2.8421BCD码加法器
一、实验目的
1、 学习基于VHDL 语言设计组合逻辑。
2、 学习VHDL 语言的编程规范,初步养成良好的编程习惯。
二、实验平台
微机一台(Windows XP 系统、安装QuartusⅡ等相关软件)、CPLD 学习板一块、5V 电源线一个、下载线一条。
三、设计要求
设计一个BCD 码加法器,并设计硬件电路进行验证。
四、设计提示
1. 设计方案
思路分析:8421BCD 码加法器与一般二进制加法器的运算规则一样,不同的是,需要对相加以后的结果进行变换,保证相加之后的结果仍然为8421BCD 码。实现可以分两步完成:首先将两个BCD 码按照二进制相加,然后将得到的二进制数转换为8421BCD 码。上述过程可以用VHDL 设计实现。
3. 硬件连接图
可以分别用两个4 位的拨码开关表示输入的84
您可能关注的文档
- 全国电子商务挑战赛-随心所欲工作室之广州校园网基于SEO与云计算的网络营销精选.doc
- 全热交换器功效及设计疑难问题分析精选.doc
- 全省县级以上城镇空气自动监测系统建设改造项目招标文件精选.doc
- 光纤通信实验指导书V7.4精选.doc
- 全国电力行业实施卓越绩效模式先进企业申报表精选.doc
- 全现浇钢筋砼剪力墙结构楼施工组织设计精选.doc
- 全科医生临床培训基地建设项目可行性研究报告精选.doc
- 全职员工手册精选.doc
- 全自动洗衣机的控制设计精选.doc
- 全面贯彻落实科学发展观努力开创肃南经济社会跨越式发展新局面-在中国共产党肃南裕固族自治县第十四次代表大会上的报告精选.doc
- 香葱种植与管理技术.pptx
- 实施指南《GB_T32280-2022硅片翘曲度和弯曲度的测试自动非接触扫描法》实施指南.docx
- 实施指南《GB_T20969.4-2021特殊环境条件高原机械第4部分:高原自然环境试验导则内燃动力机械》实施指南.docx
- 实施指南《GB_T22522-2021测量螺纹用米制系列量针》实施指南.docx
- 实施指南《GB_T23517-2022钌炭》实施指南.docx
- 实施指南《GB_T25694-2021土方机械滑移转向装载机》实施指南.docx
- 实施指南《GB_T26117-2022微型电泵试验方法》实施指南.docx
- 实施指南《GB_T26476-2021机械式停车设备术语》实施指南.docx
- (湘教版2024)八年级地理上册新教材解读课件.pptx
- 军队文职人员综合考核题库及答案(通用版).docx
文档评论(0)