FPGA一位全加器设计实验报告.docVIP

  • 444
  • 0
  • 约1.53千字
  • 约 5页
  • 2018-06-27 发布于河南
  • 举报
FPGA一位全加器设计实验报告

题目:1位全加器的设计 一.实验目的 1.熟悉QUARTUSII软件的使用; 2.熟悉实验硬件平台的使用; 3.掌握利用层次结构描述法设计电路。 二.实验原理 由于一位全加器可由两个一位半加器与一个或门构成,首先设计半加器电路,将其打包为半加器模块;然后在顶层调用半加器模块组成全加器电路;最后将全加器电路编译下载到实验箱,其中ain,bin,cin信号可采用实验箱上SW0,SW1,SW2键作为输入,并将输入的信号连接到红色LED管LEDR0,LEDR1,LEDR2上便于观察,sum,cout信号采用绿色发光二极管LEDG0,LEDG1来显示。 实验步骤 在QUARTUSII软件下创建一工程,工程名为full_adder,芯片名为EP2C35F672C6; 新建Verilog语言文件,输入如下半加器Verilog语言源程序; module half_adder(a,b,s,co); input a,b; output s,co; wire s,co; assign co=a b; assign s=a ^ b; Endmodule 保存半加器程序为half_adder.v,进行功能仿真、时序仿真,验证设计的正确性。 其初始值、功能仿真波形和时序仿真波形分别如下所示 4.选择菜单File→Create/Update→Create S

文档评论(0)

1亿VIP精品文档

相关文档