华中科技大学控制科学与工程系.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
例题年期末试题下列选项中的英文缩写均为总线标准的是双总线结构具有特殊功能的处理器由通道对统一管理通道接口设备接口设备主存主存总线总线二多总线结构图三总线结构主存总线总线总线主存设备设备高速外设接口接口接口三总线结构的又一形式局域网系统总线局部总线扩展总线接口扩展总线串行接口局部控制器主存四总线结构多媒体主存扩展总线接口局域网串行接口系统总线局部总线高速总线扩展总线图形桥总线控制现代计算机系统中往往有多个总线主控部件主设备若多个主设备同时要使用总线时由总线控制器的判优仲裁逻辑按一定的优先级顺序确定

例题(14年期末试题) 下列选项中的英文缩写均为总线标准的是:   A. PCI,ALU,USB,EISA B. ISA,SCSI,RAM,MIPS  C. ISA,CPU,VESA,EISA D. USB,I2C,PCI,PCI-Express 1. 双总线结构 具有特殊功能的处理器, 由通道对I/O统一管理 通道 I/O接口 设备n … … I/O接口 设备0 CPU 主存 主存总线 I/O总线 二、多总线结构(P53-54图) 2. 三总线结构 主存总线 DMA总线 I/O总线 CPU 主存 设备1 设备n 高速外设 I/O接口 I/O接口 I/O接口 … … 3. 三总线结构的又一形式 局域网 系统总线 CPU Cache 局部总线 扩展总线接口 扩展总线 Modem 串行接口 SCSI 局部I/O控制器 主存 4. 四总线结构 多媒体 Modem 主存 扩展总线接口 局域网 SCSI CPU 串行接口 FAX 系统总线 局部总线 高速总线 扩展总线 图形 Cache/桥 3.5 总线控制 现代计算机系统中,往往有多个总线主控部件(主设备)。若多个主设备同时要使用总线时,由总线控制器的判优、仲裁逻辑按一定的优先级顺序,确定哪个主设备使用总线。 一、总线判优控制 总线仲裁(判优)方式分为: 分布式仲裁:控制逻辑分散在与总线相连的各个部件或设备上 集中式仲裁 链式查询 计数器定时查询 独立请求方式 1、集中式仲裁——链式查询 总 线 控 制 部 件 I/O接口0 … BS BR I/O接口1 I/O接口n … BG 数据线 地址线 BS -总线忙 BR-总线请求 BG-总线同意 I/O接口1 1、集中式仲裁——链式查询 总 线 控 制 部 件 I/O接口0 … BS BR I/O接口1 I/O接口n … BG I/O接口1 特点: 1. 离总线控制部件最近的主设备有最高的优先级,越远优先级越低 2. 对电路故障很敏感 3. 结构简单,容易扩充设备 BG信号采用链式的结构传导。 2、集中式仲裁——计数器定时查询方式 0 BS -总线忙 BR-总线请求 总 线 控 制 部 件 数据线 地址线 I/O接口0 … BS BR I/O接口1 I/O接口n 设备地址 I/O接口1 计数器 1 2、集中式仲裁——计数器定时查询方式 0 总 线 控 制 部 件 数据线 地址线 I/O接口0 … BS BR I/O接口1 I/O接口n 设备地址 I/O接口1 计数器 1 增加了计数器,没有BG信号,多了一组设备地址线,用于检测当前最高优先级设备。 特点: 1. 计数器初值可以由程序控制,最高优先级可以设置 2. 对电路故障不太敏感 3. 结构相对复杂 3、集中式仲裁——独立请求方式 排队器 排队器 总 线 控 制 部 件 数据线 地址线 I/O接口0 I/O接口1 I/O接口n … BR0 BG0 BR1 BG1 BRn BGn BG-总线同意 BR-总线请求 3、集中式仲裁——独立请求方式 排队器 排队器 总 线 控 制 部 件 数据线 地址线 I/O接口0 I/O接口1 I/O接口n … BR0 BG0 BR1 BG1 BRn BGn 每个设备一组BR,BG应答信号。 特点: 1. 响应速度最快 2. 排队器灵活控制优先级 3. 控制线多,线路复杂 画图举例 多个系统功能部件之间进行数据传送的公共通路 每段时间内,每个信道只能传送一个信息; (1)片总线(Chip Bus, C-Bus)——片内总线。CPU内部,连接ALU,CU,寄存器等的数据传输线 (2) 内总线(Internal Bus, I-Bus)——系统总线。包括数据总线DB(Data Bus)、地址总线AB(Address Bus)和控制总线CB(Control Bus)。 (3) 外总线(External Bus, E-Bus)——通信总线 AGP(Accelerated Graphics Port)是在PCI总线基础上发展起来的,主要针对图形显示方面进行优化,专门用于图形显示卡。AGP标准也经过了几年的发展,从最初的AGP 1.0、AGP2.0 ,发展到现在的AGP 3.0,如果按倍速来区分的话,主要经历了AGP 1X、AGP 2X、AGP 4X、AGP PRO,最高版本就是AGP 3.0,即AGP 8X。AGP 8X的传输速率可达到2.1GB/s,是AGP 4X传输速度的两倍。随着显卡速度的提高,AGP插槽已经不能满足显卡传输数据的速度,目前AGP显卡已经逐渐淘汰,取代它的是PCI Express插槽。 可能多个总线时钟周期传送一组数据;也可能一个总线时钟周期传送多组数据(流水线) 冲突、效率 同一类速

您可能关注的文档

文档评论(0)

jinchenl + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档