数字电路Chap04.pptVIP

  • 2
  • 0
  • 约3.25千字
  • 约 44页
  • 2018-03-19 发布于河南
  • 举报
数字电路Chap04

第四章 可编程逻辑器件 随机读写存储器 随机读写存储器RAM(Random Access Memory) 只读存储器 只读存储器ROM(Read Only Memory) 可编程逻辑阵列 FPLA的结构特点 通用阵列逻辑 GAL器件的分类和主要参数 现场可编程门阵列 FPGA的基本结构 通用阵列逻辑 通用阵列逻辑 GAL器件的基本结构 与阵列可产生8?8=64个 乘积项;每个与门有32输入; 最大16输入、8输出。 例: 设逻辑函数F =XYZABCDE, 请在右图的与阵列中通过 人工编程表示此函数。 通用阵列逻辑 1. 输出逻辑宏单元OLMC 1个或门可接8 乘积项输入 通过反相输出, 实现多余8个乘 积项。 例如: O =A +B +C +D +E +F +G +H +I O =A ?B ?C ?D ?E ?F ?G ?H ?I 通用阵列逻辑 GAL器件有三种工作模式,OLMC有五种结构 寄存器模式 通用阵列逻辑 复合模式下的组合输入/输出结构 简单模式可以实现组合逻辑 2. 电子标签ES 通用阵列逻辑 GAL器件的开发工具及应用 FM(FAST-MAP)软件使用说明 1.FM的语法规则 GAL型号标志。例如:PLD16V8(第一行) 标题行。占用第二~四行,第四行为 电子标签。 引脚表。第五行,给管脚命名 输出逻辑表达式 说明部分。以关键字 DESCRIPTION开

文档评论(0)

1亿VIP精品文档

相关文档