eda综合课程设计-电工电子教学中心.pptVIP

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
END 五、实验内容及步骤: 1.根据电路持点,用层次设计概念将此设计任务分成若干模块,规定每一模块的功能和各模块之间的接口。培养学生之间的合作精神,同时加深层次化设计概念。 2.了解软件的元件管理深层含义及模块元件之间的连接概念,对于不同目录下的同一设计,如何融合。 3.适配划分前后的仿真内容有何不同概念,仿真信号对象有何不同,让学生有更深一步了解。熟悉了CPLD设计的调试过程中手段的多样化。 4.按适配划分后的管脚定位,同相关功能块硬件电路接口连线。 六、模块说明: 各种进制的计数及时钟控制模块(10进制、6进制、24进制); 扫描分时显示、译码模块; 扬声器编码模块; 各模块都用VHDL语言编写。 各功能模块连接示意图如图所示。 数字钟各模块连接示意图 七、实验连线: 输入接口: 1.代表清零、调时、调分信号RESET、SETHOUR、SETMIN的管脚分别连接按键开关。 2.代表计数时钟信号CLK和扫描时钟信号CLKDSP的管脚分别同1HZ时钟源和32HZ(或更高)时钟源相连。 输出接口: 1.代表扫描显示的驱动信号管脚SEL2,SEL1,SEL0和A~G参照设计一中的连法。 2.代表扬声器驱动信号的管脚SPEAK同扬声器驱动接口SPEAKER相连。 EDA综合课程设计(四) ——交通灯控制器设计 一、设计要求: 1、主干道和支干道交替放行,主干道每次放行30秒,支干道每次放行20秒。 2、每次绿灯变红灯时,黄灯先亮5秒钟,此时原红灯不变。 3、用十进制数字(递减计数)显示放行和等待时间。 4、参考实际生活中情况,完善该电路功能。 一、 设计要求 ? 设计一个共阴16X16点阵控制接口,要求:在时钟信号的控制下,使点阵动态点亮,显示一定的字符或图案花样,其中位选信号为16-4编码器编码输出。 EDA综合课程设计(五) ——16X16点阵显示综合实验 控制器的引脚功能图如上图所示,其中:DIN[3..0]为显示花样模式选择,高电平有效;CLK为时钟输入端;DOTOUT[15..0]为行驱动信号输出;SELOUT[3..0]为列选信号输出,为16-4编码信号。 16X16点阵控制接口引脚功能 图案1 实现16X16点阵的16列同时从上往下依次点亮,全亮后16列又同时从下往上依次熄灭。 列选信号:采用与7段数码管的位选信号一样的处理方法,即列扫描信号频率大于24HZ。 行驱动信号:可以采用移位的方法,可先定义一个16位的信号,若最高位置为‘1’,我们采用右移的方法,使每一位都置‘1’,这就实现依次点亮;当第0位也置‘1’后,给第0位置‘0’,再采用左移的方法将每一位又重新置‘0’,这样就实现了反相依次熄灭,等第15位为‘0’时,又重新开始,以此循环。 对于其他的显示花样(比如文字显示),请自行设计。 三、实验连线 将CP端接时钟输出,并使输入频率约为1MHz,DIN[3..0]分别接4位拨码开关,DOTOUT[15..0]分别接显示模块的L15~L0,SELOUT[3..0]分别接显示模块的SEL3~SEL0。 1、系统设计要求 ?(1)要有2种花型变化。 ?(2)2种花型可以自动变换,循环往复。 ?(3)具有清零开关。 ?2、用给定IC设计、安装与调试彩灯控制器,具体要求如下: (1) 控制器有四组输出,每组至少能驱动四只LED。 (2)设计用十六只LED组成的彩灯图案。图案的状态变换至少有2种,并且能自动切换。 (3)彩灯图案状态变换的速度至少有快、慢两种。 EDA综合课程设计(六) ——彩灯控制器 ( 4)安装并调试彩灯控制器 3、具体操作 我们可以使用循环结构可以让一种花色亮一段时间,再进入另一种花色,而这中间的时间控制可以通过制作分频器来控制。安有清零端,当按下按钮,全灭。(难点:如何控制时间使其循环,一种花色亮了一段时间,在进入另一种花色,并且使其也亮相同的时间)。 一、 设计要求 ?要求能实现年、月、日的计时功能。同时将计时结果通过8个七段数码管显示,并且可通过两个设置键,对计时系统的有关参数进行调整。具体系统功能面板如下图所示: EDA综合课程设计(七) ——年历日历设计 二、设计原理 根据系统的设计要求,计时电路可分为计日电路、计月电路、计年电路等3个子模块,这3个子模块必须都具有预置、计数和进位功能,设计思想如下: (1) 计日电路:将计时电路产生的进位脉冲信号作为计日电路的计数时钟信号,通过系统辨认,确定本月总天数X(包括28、29、30、31四种情况),待计数至X+1瞬间,进位,计月电路加1

文档评论(0)

zhaoxiaoj + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档