- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2009112020331魏明重复操作
重复操作
学院: 物电学院 专业: 电子信息科学与技术 班级: 0903
姓名: 魏 明 学号: 2009112020331
一:实验任务
掌握各种重复操作指令。
二:实验工具
计算机,DSP软件
三:实验内容(包括实验步骤,电路,程序)
编写程序,实现对数组初始化后再对每个元素加 1。
实验步骤:
1、开启计算机,然后运行CCS 软件。
2、新建一个项目:
点击Project-New,将项目命名为example9,并将项目保存在自己定义的文件夹下,注意文件夹一定要用英文名,不要将文件夹取名为中文名,因为CCS 软件不能识别以中文命名的文件夹。
3、新建一个源文件:
点击File-New-Source File 可以打开一个文本编辑窗口,点击保存按键,保存在和项目相同的一个文件夹下面(example9),保存类型选择*.ASM(如果源文件是C 语言编写的,保存类型选择*.C,本实验中的例程是使用汇编语言编写的,所以选择*.ASM为保存类型),我们在这里将保存名字命名为example9.asm 。
4、在项目中添加源文件:
在新建立了一个源文件以后,要想使用CCS 编译器对该源文件进行编译还需要将源文件添加到项目中去。添加方法是在工程管理器中右键单击example9.pjt,在弹出的菜单中选择Add Files,然后将刚才建立的example9.asm 文件添加到该项目中去。
5、编写源程序:
在工程管理器中双击example1.asm ,将出现文本编辑窗口,在该文本编辑窗口中输入如下内容:
.title example9.asm
.mmregs
STACK .usect STACK,10H
.bss x,5
.def _c_int00
.text
_c_int00: STM #x,AR1
LD #2H,A ;将数组每个元素初始化为2
RPT #4
STL A,*AR1+ ;把A 的低16 位赋给AR1 指向的变量x,然后AR1+1
LD #1,16,B ;为每个元素加1 作准备
STM #4,BRC
STM #x,AR4
RPTB next-1 ;next-1为循环结束地址
add *AR4,16,B,A
STH A,*AR4+
next: LD #0,B
end: B end
.end
6、编写链接配置文件:
只有汇编源程序是不够的,一个完整的DSP 程序至少包含三个部分:主程序、中断向量表、链接配置文件(*.cmd)。这里先介绍一下链接配置文件。
链接配置文件有很多功能,这里先介绍最常用的也是必须的两条:1.存贮器的分配 2.标明程序入口。
由于每个程序都需要一个链接配置文件,每个程序的链接配置文件根据实际情况的需要都略有不同,下面就为本实验的程序编写一个链接配置文件,其它实验的链接配置文件都可以参考与本书配套的相应例程来完成:
/*example1.cmd */
vectors.obj /*中断向量的目标文件*/
example2.obj /*产生目标文件*/
-o example2.out /*产生可执行下载文件,文件名可以根据不同项目而定*/
-m example2.map /*产生存储器映射文件,文件名可以根据不同项目而定 */
MEMORY
{
PAGE 0: /*定义程序存贮区*/
EPROG: origin = 0x4000, len = 0x3f80
VECT: origin = 0x7f80, len = 0x80
PAGE 1: /*定义数据存贮区*/
SYSREGS: origin = 0x00, len = 0x60
BIOSREGS: origin = 0x60, len = 0x20
IDATA: origin = 0x80, len = 0x3f00
EDATA: origin = 0x8000, len = 0x8000
}
SECTIONS
{
.text : EPROG PAGE 0 /*将.text 段映射到PAGE0 的EPROM 区*/
.data : EPROG PAGE 0 /*将.data 段映射到PAGE0 的EPROM 区*/
.vectors: VECT PAGE 0/*将中断向量表定位到PAGE0 的VECS 区*/
.bss: IDATA PAGE 1 /*将.bss 段映射到PAGE1 的IDATA 区*/
STACK: IDATA PAGE 1 /*将.stack 段映射到PAGE1 的
文档评论(0)