- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工作总结]VHDL实验任务及综合设计
实验2:组合电路设计 1、设计一个四位的全加器,进位输出是快速进位位。 2、用IF语句和CASE语句设计一个4-16译码器。 * 实验1: 熟悉QUARTUS II软件的使用 实验报告:设计思路,流程图,程序及仿真波形! 实验及综合设计要求:独立完成,结果验收 * 实验3:时序电路设计 设计4位二进制同步加/减法可逆 计数器 输入: clr: 异步清零(高电平有效) clk: 时钟输入 load: 同步预置使能端(低电平有效) D3~D0: 4位二进制数输入端 updown: 加/减法控制信号 ( ‘1’加 , ‘0’减 ) 输出: Q3~Q0: 4位二进制计数输出 CO: 进位输出 BO: 借位输出 CTRDIV16 CT=0 2CT=15 3D [1] [2] [4] [8] CO CLR LOAD UPDOWN CLK Q0 Q1 Q2 Q3 D0 D1 D2 D3 BO 1CT=0 完成报告:设计思路,流程图,程序及仿真波形! * 综合设计:多路波形发生器的设计 基本要求: 1、对输入时钟信号进行分频,实现三路互差120°的信号。 2、实现输出信号的占空比控制 clk: 输入时钟信号 reset: 同步复位信号(低电平有效) div: 输入分频控制信号(注意:6n分频) ctrl: 占空比控制信号(H:L) ctrl=1,占空比1:1 ctrl=2,占空比1:2 ctrl=3,占空比2:1 A、B、C: 三路输出信号 完成报告:设计思路,流程图,程序及仿真波形! * 实验及综合设计地点:电气楼406 要求: 1)独立完成 2)验收时间: 实验:10月20——21日 综合:10月27——28日 3)完成报告 4)注意病毒
文档评论(0)