基于VHDL语言的交通灯控制器设计资料.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于VHDL语言的交通灯控制器设计资料

基于VHDL语言的交通灯控制器设计 2009年06月18日 星期四 20:38 设计要求 1、显示一个方向的绿、黄、红的指示状态。 2、特殊情况按键能实现特殊的功能,计数器停止计数并保持在原来的状态,显示红灯状态。 特殊状态解除后能继续计数. 3、复位按键实现总体计数清零功能。 4、实现正常的倒计时功能. 用数码管作为倒计时显示, 显示时间为绿灯17s,黄灯3s红灯20s。 |-----------------|---|--------------------| |?????? 绿灯?????? |黄灯|??????? 红灯???????? | 设计思想 ??? 首先由晶振产生出发信号,由控制器处理成1HZ的时钟,利用此时钟进行计数,通过判断计数的值来控制交通灯的亮灭。通过每种灯亮的时间总数与计数值比较得到数码管应该显示的数值,利用分位程序将其分成十位和个位。通过译码电路来实现数码管的显示。 ??? 本实验所使用的芯片为EPM7128SLS84-6,实体逻辑单元为64点,结构体逻辑单元为128点,是一种小型芯片。 软件 ??? 本实验使用MAX+plus II 10来进行程序的编写,编译,仿真以及下载。在实验中发现其功能虽然使用,但仍有地方需要改进,不支持MOD取余运算。 (源程序) ??? *在MAX+plus II中,汉字很容易出现乱码,建议大家用英文,这里为了考虑到读者的习惯,因此在写论文时都译成中文 Library IEEE; Use IEEE.std_logic_1164.all; Entity redgreen is Port ( ??? clock_in:in std_logic; ??? hold_state:in std_logic; ??? reset_state:in std_logic; ??? led_red,led_green,led_yellow:out std_logic; ??? select_en:buffer std_logic; ??? select_display:out std_logic_vector(0 to 6) ); end; Architecture half of redgreen is constant loop_hz:integer:=800000; --一根据晶振实际频率算出来 signal count_time:integer range 0 to loop_hz; signal clock_buffer:std_logic; signal clock_out:std_logic; signal count_num:integer range 0 to 40; signal display_num:integer range 0 to 20; signal display_shi:integer range 0 to 9; signal display_ge:integer range 0 to 9; constant loop_time:integer:=40;个循环周期的时间 constant red_time:integer:=20; --红灯的时间 constant green_time:integer:=17; --绿灯的时间 constant yellow_time:integer:=3; --黄灯的时间 begin ??? process(clock_in) --分频进程 ??? begin ??????? if rising_edge(clock_in) then ??????????? if count_time=loop_hz then ??????????????? count_time=0; ??????????????? clock_buffer=not clock_buffer; ??????????? else ??????????????? count_time=count_time+1; ??????????? end if; ??????? end if; ??????? clock_out=clock_buffer; --输入1HZ的频率 ??? end process; ??? process(reset_state,clock_out) --计数进程 ??? begin ??????? if reset_state=1 then --重启后计数归零 ??????????? count_num=0; ??????? elsif rising_edge(clock_out) then ??????????? if hold_state=1 then --紧急时计数占停 ??????????????? count_num=c

您可能关注的文档

文档评论(0)

aena45 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档