- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浅析fpga相关的毕设论文文献翻译
2009年国际信息和多媒体技术会议基于FPGA的数字调频调制解调器Indranil Hatai电子和电气通信工程印度理工学院kharagpur - 721302,印度mailto:indranilh@cse.iitkgp.ernet.inindranilh@cse.iitkgp.ernet.inIndrajit Chakrabarti电子和电气通信工程印度理工学院kharagpur - 721302,印度mailto:indrajit@ece.iitkgp.ernet.inindrajit@ece.iitkgp.ernet.in摘要:本文介绍了一款高性能可编程数字调制解调器,这款调制解调器是基于FPGA实现的,主要用于软件无线电应用程序方面。该设计具有可重复编程、面积优化和低功耗等特点。这款调制器和解调器包含一个可直接压缩的数字合成器(DDS),可生成的载波频率的自由动态范围超过了70分贝。解调器是在数字锁相环(DPLL)技术的基础上实现。同样地,DDS也被用来产生调制解调的载波信号。文中所提及的调频调制解调器已经在Virtex2Pro实验板上进行了实现和测试。所实现的调频调制解调器可以运行的最大频率达到103 MHz,而占用的门阵列资源等效到XC2VP-30系列FPGA开发板上仅有8K大小。关键字:FM SDR FPGA DPLL DDSI.简介频率调制/解调技术被广泛应用于 (PMR)标准下的DAB-T和私人移动无线电方面。传统的模拟调频主要是用来完成音频广播。但在模拟调频调制方案使用压控振荡器(VCO)时,困难出现了。任何音频广播中最主要考虑的问题是音频或声音的清晰度问题。由于线性的VCO工作在所要求的频率范围内时,性能出现了明显降低,使用VCO很难获得一个清晰的调频调制和解调信号。因此,基于数字技术实现调频调制方案的发展逐渐取代了传统的模拟调制。现在通过数字调频调制器架构,能够实现对任何音频声音都能具有优越的性能和良好的清晰度,这样的广播系统方案被广泛应用起来。为了确保在整个频率范围内的线性,设计师通常采用DDS技术来替换VCO,因此这种控制也被称为数控振荡器(NCO)。目前,此项研究已经基于不同的数字调制解调器架构来开展了。而且其中的某些还突出了一些特色,如减少由于在进出DDS时的数码分辨率问题而引起的失真量化噪声的影响。他们中的一些人还讨论了有关区域优化和低功率消耗等性能方面的问题。就目前而言,基于FPGA载体,实现支持SDR的音频广播系统,同时兼具低功耗和低占有率特色的数字调制解调器已经成型。基于不同调频架构体系的解调器的研究工作正不断将调频系统集成化,但是他们中的大多数是对模拟信号的处理,且处理精度有限。准确地识别当前信号频率与调频调制信号的中心频率微小的频率偏移是FM解调技术的关键问题。PLL锁相环技术正是最常用的调频信号解调技术之一。锁相环可以跟踪信号相位和频率的变化。同时它可以很容易的被集成,然而一旦它的线性度发生漂移,则会大幅降低整个VCO系统的性能。幸运的是,数字锁相环技术可以提供一些克服模拟锁相环瓶颈问题的好方法。也有一些其他的技术,可以从信号同相的比率和通过正交组件来计算出频率。现代信息交互多呈现高速度、高数据率的传输和接收的特征。通过软件实现的数字解调器通常不能适应现代通信系统中这样的要求。另一种解决方案是在FPGA中实现它,由于FPGA的灵活性和模块化,低占有率,低功耗等特点,以及结合高速线性数字调频解调器使用的全数字锁相环路(ADPLL)技术,这种方案已经发展成为支持SDR系统所优先选择的方案。本文的组织结构如下:第二部分描述了调频调制器和调频解调器的原理和体系结构,第三部分和第四部分分别描述了用FPGA实现的结果和与其他实现了的结果的比较,第五部分是结论。II.调频调制器和调频解调器调频调制器:调频是角调制载波信号的一种,载波信号的瞬时频率变化与基带调制信号成如下线性关系: (1)其中表示载波振幅,表示载波频率,表示频率偏移常数。频率调制器的结构如图一所示:调频调制器包括一个多路选择器、一个加法器和一个DDS模块。多路选择器用来引入不同频率的载波。加法器用来将输入的基波信号的瞬时频率与载波频率相加,产生适应相位变化的不同频率。最后DDS模块将这个信号作为输入并产生调频已调波信号。DDS模块的结构在之后章节详述。所产生调频已调波信号的频谱如图二所示:调频解调器:早在19世纪70年代早期,数字锁相环作为解调器的想法就已经被提出了,这项发现的价值如同调频接收机一样卓越。完整的调频接收机的基本构建模块如图三所示。调频接收器由四个基本部分组成:(1)相位侦测器(2)环路滤波器(3)直接数字频率合成器(4)FIR滤波器。输入的已调波信号可以表示如下:锁相环的反馈循环系统将迫使DDS产生
原创力文档


文档评论(0)