网站大量收购闲置独家精品文档,联系QQ:2885784924

多功能数字钟设计(Verilog语言编写).doc

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
多功能数字钟设计(Verilog语言编写)

多功能数字钟设计 院系:电光学院 班级:*** 学号: *** 姓名: *** 指导老师:*** 时间:2010.4.20. 摘要:利用QuartusII软件设计一个数字钟,利用模块化的程序设计思想,核心模块均采用Verilog语言编写(译码显示模块采用原理图设计),软件仿真调试编译成功后,再下载到SmartSOPC实验系统中。经过硬件测试,查找软件设计缺陷,并进一步完善软件,最终设计得到较为满意的多功能数字钟。 关键词:QuartusII; 多功能数字钟; 模块化; Verilog; 可编程; Abstract:Using the QuartusII software design a digital bell with the blocking method.The design takes theory drawing instead of Verilog language.After emluating and debuging successfully,translate and edit the code.Then,download the result to the programmable SmartSOPC system and test it in hardware.Realizing the soul of designing hardware by software. Keywords:QuartusII; digital bell; blocking method; VHDL; programmable; hardware 目录 设计内容简介………………………………………………………………………3 设计要求说明………………………………………………………………………3 方案论证(整体电路设计原理)……………………………………… 3 各子模块设计理……………………………………………………………………5 分频模块:……………………………………………………………………………… 5 计数模块:……………………………………………………………………………… 7 --校准模块程序实现:………………………………………………………………8 --秒计数模块程序实现:……………………………………………………………9 --分计数模块程序实现:……………………………………………………………10 --时计数模块程序实现:……………………………………………………………10 整点报时模块:………………………………………………………………………… 12 闹钟设定模块:………………………………………………………………………… 13 --闹钟调节模块程序实现:…………………………………………………………14 --输出信号选择模块程序实现:……………………………………………………14 彩铃模块:……………………………………………………………………………… 15 译码显示模块:………………………………………………………………………… 18 万年历模块:…………………………………………………………………………… 19 --日计数模块程序设计:……………………………………………………………20 --月计数模块程序设计:……………………………………………………………23 --年计数模块程序设计:……………………………………………………………23 --万年历波形仿真结果:……………………………………………………………25 结论: ………………………………………………………………………… 26 实验感想:……………………………………………………………………… 26 附图:………………………………………………………………………………… 27 设计内容简介 设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、快速较秒等功能。在设计的电路具有上述基本功能的前提下,我又

文档评论(0)

seunk + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档