- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逐次逼近型ADC-AnalogDevices
MT-021
指南
ADC架构II :逐次逼近型ADC
作者:Walt Kester
简介
数年以来,逐次逼近型ADC一直是数据采集系统的主要依靠。近期设计改良使这类ADC
的采样频率扩展至兆赫领域且分辨率为18位。ADI公司的PulSAR®系列SAR ADC采用内部
开关电容技术和自动校准,以CMOS工艺实现18位、2 MSPS性能(AD7641) ,而无需进行昂
贵的薄膜激光调整。在16位级别,AD7625(6 MSPS)和AD7626(10 MSPS)还代表着突破性的
技术。
基本逐次逼近型ADC如图1所示。该器件根据命令执行转换。为了处理交流信号,SAR
ADC必须具有输入采样保持(SHA)功能来实现在转换周期期间保持信号不变。
CONVERT
START
TIMING
ANALOG
COMPARATOR
INPUT
EOC,
SHA
DRDY,
OR BUSY
CONTROL
LOGIC:
SUCCESSIVE
APPROXIMATION
REGISTER
DAC (SAR)
OUTPUT
图1:基本逐次逼近型ADC(反馈减损型ADC)
CONVERT START命令置位时,采样保持(SHA)电路置于保持模式,而内部DAC设为中间
电平。比较器确定SHA输出是大于还是小于DAC输出,并将结果(位1,转换的最高有效
位)存储在逐次逼近型寄存器(SAR) 中。然后,DAC被设为¼量程或¾量程(取决于位1的
值) ,而比较器则确定转换的位2 。结果同样存储在寄存器中,而该过程继续进行,直到确
定所有位的值为止。当所有位均完成设置、测试并根据需要复位之后,SAR的内容即对应
于模拟输入的值,而转换到此完成。这些位“测试”构成串行输出版SAR型ADC 的基础。注
意,首字母缩写词SAR实际上代表Successive Approximation Register(逐次逼近型寄存器),
即控制转换过程的逻辑模块,但人们普遍将其视作该架构本身的缩写。
Rev.A, 10/08, WK Page 1 of 14
MT-021
SAR ADC时序
典型SAR ADC的基本时序图如图2所示。转换结束通常是通过转换结束(EOC)、
文档评论(0)