电子科大考研抗干扰复试资料.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
抗干扰复试资料 陈龙 中心极限定理和大数定律及其各自的物理意义 FDD和TDD各自的含义及其比较 蜂窝小区制和移动通信早期所使用的大区制的区别 平稳随机过程 窄带随机过程 瑞利分布 莱斯分布 香农定理 同步 分集 均衡 TCP/IP参考模型 TCP协议 UDP协议 OSI 模型 电路交换 报文交换 分组交换 虚电路交换 扩频技术:直接序列扩频 跳频 OFDM MIMO CDMA WiMax FSK GPRS UWB LTE NGN NGI 3G标准W-CDMA(欧,日本)、CDMA2000(美)、TD-SCDMA(中) 通信三个基本要素 调制和解调 信源编码和信道编码 高斯白噪声 多址技术 第一题:写出两位四进制格雷码的最后四个码字(注四进制码字为0,1,2,3) 第二题,111.001除以1.11, 第三题,证明x1`f(x1,x1`,x2,...)=x1`f(0,1,x2,...) 第四题:画出一个TTL门和CMOS门的连接电路 第五题:求一个表达式的最简表达式 第六题:一个64比特的加减电路需要多少个全加器,多少个半加器,多少个异或门,好像还要求电路图 第七题:A,B是输入端,输入到一个二输入的数据选择器,能实现哪些逻辑功能, 第八题:用D触发器设计循环电路。 第九题:设计一个梯形DAC,参考电压为1V,最小跳变电压为7.8125mV 第十题:简述RISC和CISC的区别 1.a. -23 写补码 ??b.(这里面也是一个八位二进制数写补码),余三码在化简BCD码电路中的作用(没写出来,题好像是这样的),二进制码半加器(好像是这样,也没写) ??C.110111.001,用32进制的0到9,A到V表示。 2.用异或门编写4位格雷码到二进制码的编码器,和二进制码到格雷码的译码器。 3.用最少的二输入异或门表示八输入异或非门。 4.化简(A'+B'+C+D')(A+B'+C+D')(A+B'+C'+D')(A+B+C+D)(A+B+C+D') 5.证明一个逻辑恒等式,表达式忘了,很简单,用个冗余项消了就解决。 6.用JK触发器实现状态转移图,大致状态图如图,要画出电路图。 7.用3,8译码器和或非门实现全减器,画出电路图。 * *

文档评论(0)

mbxy007 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档