- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
                        查看更多
                        
                    
                数字电子电路第6章62
                    * 3、集成移位寄存器 4 位移位寄存器CT54/74LS195 D0D1D2D3:并行数据输入端 SH/LD :移位/置入控制端 J 、 K:串行数据输入端 CR:异步清零端 当SH/LD = 1时: 实现移位功能 实现置数功能 当SH/LD = 0时: CP J D0 D1 D2 D3 K CR SH/LD Q0 Q1 Q2 Q3 Q3 CT54/74195 逻辑符号:  C1  ≥1 1D R  C1  ≥1 1D R  C1  ≥1 1D R  C1  ≥1 1D R 1 1 1  (2)J (4)D0 (5)D1 (6)D2 (7)D3 (10)CP (3)K Q0(15) Q3(12) Q2(13) Q1(14) (1)CR Q3(11) (9)SH/LD 1 表6-2-4 CT54S195/74S195功能表 0      X       X   X  X   X  X   X  X 1      0        ?   X  X   d0  d1  d2  d3 1      1        0   X  X    X  X  X  X 1      1         ?   0   1    X   X  X  X 1      1        ?   0   0    X   X  X  X 1      1        ?   1   0    X  X  X  X 1      1        ?   1   1    X  X  X  X 0     0     0     0    1 d0     d1     d2     d3     d3 CR  SH/ LD  CP   J     K    D0  D1  D2  D3 输  入 输  出 Q0    Q1    Q2    Q3     Q3 n Q0 n Q1 n Q2 n Q2 n Q0 0 n Q1 n Q2 n Q2 n Q0 n Q0 n Q1 n Q2 n Q2 n Q0 1 n Q1 n Q2 n Q2 n Q0 n Q0 n Q2 n Q3 n Q3 n Q1 (1)  7位串行--并行转换器 标志码 片Ⅱ的Q3=0 (2) 当CP 时,执行并入功能 CP Q0Q1Q2Q3Q4Q5Q6Q3  0  1  2  3  4  5  6 0  0 0 0 0 0 0  0 D0  1 1 1 1 1 0  1 1 D1  0 1 1 1 D0  1 D2  D0 0 1 1 1 D1  1 D3  D1 D0 1 1 0 D2  1 D4  D2 D1 1 0 D0 D3  1 D5  D3 D2 0 D0 D1 D4  1 D6  D4 D3 D0 D1 D2 D5  0  7 (3)片Ⅱ的Q3=1  SH/LD=1,做好串入准备 SH/LD=0,做好并入准备 (1) 当CR=0时,输出均为“0” 0 1 Q0 Q0 CP J D0 D1 D2 D3 SH/LD CP SRG4 Ⅰ 串行输入Di Q0 Q1 Q2 Q3 并行输出 J SH/LD CP SRG4 Ⅱ Q4 Q5 Q6 K K Q1 Q3 Q3 CR CR Q1 Q3 Q3 CR D0 D1 D2 D3 Q2 Q2 0 1 Di0 Di1 Di2 Di3 Di4 Di5 Di6 CP 串行输出   启动 G1 G2 J D0 D1 D2 D3 SH/LD CP SRG4 Ⅰ K CR Q1 Q2 Q3 Q0 Q3 J D0 D1 D2 D3 SH/LD CP SRG4 Ⅱ K CR Q1 Q2 Q3 Q0 Q3 CR (2)   7 位并行--串行转换器 标志码 (1) 启动脉冲加“0” SH/LD=0,做好并入准备 当CP 时,执行并入功能 CP Q0 Q1 Q2 Q3 Q0 Q1  1 0  Di1 Di2 Di4 Di3 Di0  2 1  Di0 Di1 Di3 Di2 0 1  0 Di0 Di2 Di1 1  3  4 1  1 0 Di1 Di0 1  5 1  1 1 Di0 0 1  6 1  1 1 0 1 1  7 1  1 1 1 1 1 (3) 当CP的第7个 来到后, SH/LD=1,执行7 位数据的移位操作 (2)  撤消启动脉冲, G1的输出 = 0, 0 0 1 G1的输出 = 1, SH/LD=0,做好下一组7 位数据的并入准备 1 1 0 0 0   1   1   1 CP 启动 1 1. 移位寄存器构成环形计数器 (1). 在启动脉冲 作用下, Q0 Q1 Q2 Q3 0   1   1   1 (2).  J = K = Q3 = 1  执行右移操作 1   0   1   1 1   1   0   1 
                 原创力文档
原创力文档 
                        

文档评论(0)