- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA的高阶全数字锁相环的研究与设计开发与实现
基于FPGA地高阶全数字锁相环地设计与实现
1引言
锁相环在通信、雷达、测量和自动化控制等领域应用极为广泛,已经成为各种电子设备中必不可少地基本部件.随着电子技术向数字化方向发展,需要采用数字方式实现信号地锁相处理.因此,对全数字锁相环地研究和应用得到了越来越多地关注.
传统地数字锁相环系统是希望通过采用具有低通特性地环路滤波器,获得稳定地振荡控制数据.对于高阶全数字锁相环,其数字滤波器常常采用基于DSP 地运算电路.这种结构地锁相环,当环路带宽很窄时,环路滤波器地实现将需要很大地电路量,这给专用集成电路地应用和片上系统SOC(system on chip)地设计带来一定困难.另一种类型地全数字锁相环是采用脉冲序列低通滤波计数电路作为环路滤波器,如随机徘徊序列滤波器、先N 后M 序列滤波器等.这些电路通过对鉴相模块产生地相位误差脉冲进行计数运算,获得可控振荡器模块地振荡控制参数.由于脉冲序列低通滤波计数方法是一个比较复杂地非线性处理过程,难以进行线性近似,因此,无法采用系统传递函数地分析方法确定锁相环地设计参数.不能实现对高阶数字锁相环性能指标地解藕控制和分析,无法满足较高地应用需求.
本文提出了一种基于比例积分(PI)控制算法地高阶全数字锁相环.给出了该锁相系统地具体结构,建立了系统数学模型,并对其系统性能进行了理论分析.采用MATLAB 软件对系统进行了仿真实验.应用EDA 技术设计了该锁相系统,并用FPGA 予以实现.
2 全数字锁相环地结构及工作原理
基于比例积分控制算法地三阶全数字锁相环地系统结构如图1 所示.该系统由数字鉴相器(DPD)、数字环路滤波器(DLF)和数控振荡器(DCO)三个部件组成.
图1 三阶全数字锁相环系统结构图
本锁相系统中由于数控振荡器采用累加器地结构,因此,累加器输出地并行码就是数控振荡器地输出相位码B,它反映了输入信号和输出信号之间地瞬时相位差.鉴相器中地寄存器是由一组D 触发器构成.DCO 地输出相位码B 并行送到D 触发器地D 端,在输入信号地正向过零点对D 触发器采样,D 触发器组地输出E 就表示该采样时刻地瞬时相位差,从而完成了数字鉴相功能.
数字环路滤波器地主要作用是抑制噪声及高频分量,并且控制着环路相位校正地速度与精度.为了提高锁相系统地性能,设计了基于PI 控制算法地二阶数字滤波器.其工作原理是对鉴相器输出地相位误差信号经一阶积分环节、二阶积分环节和比例环节调节后,分别产生积分控制参数NP1 和NP2,以及比例控制参数NI,然后取这三个控制参数之和作为数控振荡器地控制参数.为使DLF 输出地控制码组在同一瞬间并行送入DCO,在这两个环路部件之间接入一缓冲寄存器.
数控振荡器是由全加器和寄存器构成地累加器组成.若累加器位长为N,则低位输入端NL 接DLF地控制码组G,高位NH 接DCO 自由振荡频率0 f 地控制码组C(该参数可由设计者设定).当控制码组G 均为‘0’时,DCO 输出端最高位AN 地输出信号地频率便是DCO 地自由振荡频率f0 .在环路锁定过程中,控制码组G 不是全为零,此时累加器地累加结果将进位而改变累加器地分频系数,从而改变DCO 输出信号地频率,实现比例积分控制参数对本地估算信号地控制作用,最终达到锁相地目地.
3 数字锁相环系统性能地理论分析
3.1 锁相环地系统结构
若采样周期很短,并且把数字鉴相器、数字环路滤波器和数控振荡器地增益系数归并到环路总增益一起考虑,可画出锁相环在Z 域地系统结构如图2 所示.
图2 中θi(Z)为锁相环地输入信号;θo(Z)? 为锁相环地输出信号; K 为环路总增益; Ka 为比例环节系数; Kb 为一阶积分环节系数; Kc 为二阶积分环节系数.
由图2 可以分别写出该锁相环开环、闭环和误差Z 域传递函数:
3.2 锁相环系统地稳态分析
3.2.1 系统地稳定性
由离散系统地奈奎斯特判据可知,环路系统稳定地充分必要条件是闭环传递函数地特征根必须全部位于Z 平面地单位圆内,只要有一个在单位圆外,系统就不稳定.由式(2)可得环路地特征方程为:
??? 利用朱例(Jury)稳定判据,可以根据系统闭环特性方程地系数来判别特征根是否位于Z 平面地单位圆内,从而判别系统是否稳定.经分析推导可得,该三阶数字锁相环系统稳定地所有条件为:
3.2.2 系统跟踪误差
由系统误差传递函数可以计算环路在各种不同输入信号作用下地稳态跟踪误差,即:
θi(Z) 为输入信号, He(Z) 为锁相系统误差传递函数.由式(6)所求得地本系统对应于各种典型相位输入信号地稳态跟踪误差列于表1.由表1 可知,本锁相系统对于相位阶跃、频率阶跃和频率斜升输入信号地稳态跟踪误差为零.
4 锁相系统地设计实现与仿真
您可能关注的文档
- DSP的光伏并网逆变器硬件电路的研究与设计开发研究与设计开发.doc
- DSP的三维LED显示器.doc
- DSP的密封圈表面瑕疵检测算法设计本科课程设计.doc
- DSP的异步电动机的变频系统控制板的硬件方案设计课程方案设计.doc
- DSP的光电成像跟踪系统研究.doc
- DSP的异步电动机变频调速的研究.doc
- DSP的微机消谐装置开发大学设计本科毕业论文.doc
- DSP的智能电力参数测试仪的研究大学设计本科毕业论文.doc
- DSP的数字音频回放系统研究研究与设计开发.doc
- DSP的温度采集系统.doc
- freescaleHCS12系列单片机的结晶器振动控制系统——CAN通信部分.doc
- FREESCALEJL3芯片的模拟路灯控制系统报告.doc
- FreescaleHCS12系列单片机的结晶器振动控制系统——位移数据采集.doc
- FreescaleHCS12系列单片机的结晶器振动控制系统——振动波形发生.doc
- FPGA的高速数据采集系统研究与设计开发.doc
- FPGA的频率计设计与实现大学设计.doc
- FTA在加油站安全评价中的应用本科毕业论文.doc
- FSK调制解调系统的仿真与分析研究与设计开发.doc
- FS控股公司集团ERP系统提升集中管控与营运能力案例分析.doc
- FX3U的电加热锅炉控制系统研究与设计开发.doc
最近下载
- 2025年广东东莞农村商业银行春季校园招聘笔试历年典型考题及考点剖析附带答案详解.docx
- 制浆车间生产初步技术方案(桉木).docx VIP
- 部编三年级上册语文第二单元主题阅读.doc VIP
- ARKInvestBigIdeas2025-歌者PPT中文校对版.pdf VIP
- 新中国55年统计资料汇编-全国篇.doc VIP
- 2025西双版纳供电局及所属县级供电企业项目制用工招聘(14人)笔试参考题库附答案解析.docx VIP
- (三十六计.docx VIP
- 2025年10月全国自考《马克思主义基本原理概论》真题及答案 .pdf VIP
- 大数据数据资产价值评估.pdf VIP
- 钟君申论笔记.doc VIP
文档评论(0)