- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog-HDL中的语句进阶
有限状态机设计:
用状态机设计一个二进制序列检测器,其功能是检测一个4位二进制序列“1111”,即输入序列中如果有4个或4个以上连续的“1”出现,输出为1,其它情况下,输出为0。
其输入输出如下所示:
输入x:000 101 010 110 111 101 111 110 101
输出z:000 000 000 000 000 100 001 110 000
module fsm_seq(x,z,clk,reset,state);
input x,clk,reset;
output z;
output [2:0] state;
reg [2:0] state;
reg z;
parameter
s0=d0,s1=d1,s2=d2,s3=d3,s4=d4;
always @(posedge clk)
begin
if(reset)
begin state=s0;z=0; end
else
casex(state)
s0:
begin
if(x==0) begin state=s0; z=0; end
else begin state=s1; z=0; end
end
s1:
begin
if(x==0) begin state=s0; z=0; end
else begin state=s2; z=0; end
end
s2:
begin
if(x==0) begin state=s0; z=0; end
else begin state=s3; z=0; end
end
s3:
begin
if(x==0) begin state=s0; z=0; end
else begin state=s4; z=1; end
end
s4:
begin
if(x==0) begin state=s0; z=0; end
else begin state=s4; z=1; end
end
default: state=s0;
endcase
end
endmodule
算法状态机图ASM
设计一个带异步复位的4位二进制计数器,计数器有三个输入信号,分别是reset、clk和up_down,输出信号count为二进制数。
1.当reset为高电平时,输出信号count等于0;
2.当reset为低电平、输入控制信号up_down为高电平时,每遇到一个输入时钟信号clk,计数器就加1.
3.当reset为低电平、输入控制信号up_down为低电平时,每遇到一个输入时钟信号clk,计数器就减1.
module up_down_count(clk, reset, up_down, count);
input clk, reset, up_down;
outpt [3:0] count;
reg [3:0] count;
always @( posedge clk or posedge reset)
if(reset)
count=4’d0;
else
if (up_down==1)
count=count+1;
else if(up_down==0)
count=count+1;
endmodule
层次化设计
描述一个含有三个模块的电路,如下图:
顶层程序:
module top(a, b, c, d, e, f, clk ,q);
input a, b, c, d, e ,f;
ouptut q;
wire s1,s2;
add_3 G1(.x1(a),.x2(b),.x3(c),.y(s1)); //模块例化
or_3 G2(.x1(d),.x2(e),.x3(f),.y(s2));
xorddf G3 (.x1(s1),.x2(s2),.x3(clk),.y(q));
endmodule
模块and_3:
module add_3(x1,x2,x3,y);
input x1,x2,x3;
output y;
assign y=(x1x2)x3;
endmodule
模块or_3:
module or_3(x1,x2,x3,y);
input x1,x2,x3;
output y;
as
文档评论(0)