- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EZ-USB组成结构及特性 2.EZ-USB特性 (1)改进的8051内核。性能可达到标准8051的5~10倍,与标准8051的指令完全兼容。 (2)高度集成。EZ-USB将上述多个模块集成在一个芯片中,从而减少了各芯片接口部分时序配合时的麻烦。 (3)USB 内核。EZ-USB系列芯片接收全部USB 的吞吐量。这种采用EZ-USB的设计,不受端点数目、缓冲区大小及传输速度的限制。 EZ-USB组成结构及特性 (4)软配置。这个特性给USB外设开发者带来许多方便。如开发过程中,当固件需要修改时,可以在PC上修改好以后,下载到EZ-USB,从而省去了编程芯片的麻烦。这种基于RAM的软配置方法,可以允许无限的配置和升级。 (5)易用的软件开发工具。驱动程序和固件的开发与调试相互独立,可加快开发的速度。 EZ-USB微处理器 EZ-USB微处理器是一个改进的8051内核,使用标准8051指令系统,其指令执行速度比标准8051快 。 空闲(Wasted)的总线周期被消去。 8051的运行速度为24 MHz。 改进的8051内核还有以下几处结构上的改进: (1)第2个数据指针,可用于存储器块之间的传输。 (2)第2个UART。 (3)第3个16位计数器/定时器(TIMER2)。 (4)与非多路复用16位地址总线的高速存储器直接接口。 (5)增加了7个中断源(INT2~INT5、PFI、T2和UART1)。 (6)可变的MOVX执行时间可适应高/低速的RAM外设。 (7)256字节的内部寄存器RAM,8K字节的程序/数据复合SRAM。 (8)3.3 V工作电压。 EZ-USB 集成芯片在8051的基础上又有其他的改进:快速外部数据块传输(指针自动增量,快速传输模式)、USB中断向量、CONTROL传输的SETUP和DATA部分有各自的缓冲器。 AN2131Q的封装和引脚描述 EZ-USB 2100系列中80引脚封装的AN2131Q的引脚排列图 AN2131Q的封装和引脚描述 DISCON#:引脚1,输出。该引脚由两个位DISCOE和DISCON控制。当DISCOE=0时,引脚悬空;当DISCOE=1时,驱动引脚,驱动的逻辑与DISCON位相反。 USBD-,USBD+:引脚77,79 ,高阻态。USB D+/D-信号。将24?振荡器与USB D+/D-引脚相连。 A0~A15:引脚7~12,15,16,26~29,34~37输出。8051地址总线。 D0~D7:引脚48~51,57~60,I/O/高阻态。8051数据总线。该双向总线空闲时处于高阻状态,总线读时为输入,总线写时为输出。 AN2131Q的封装和引脚描述 PSEN?:引脚80,输出。程序存储器使能端。引脚接低电平时有效,表示从外部存储器中读取程序。当EA为低电平时,程序存储器的地址从0X1B40开始;当EA为高电平时,程序存储器的地址从0X0000开始。 PA0~PA7:引脚68~71,73~76,I/O。多功能输入/输出引脚。 PB0~PB7:引脚44~47,52~55,I/O。多功能输入/输出引脚。 PC0~PC7:引脚30~33,38~41,I/O。多功能输入/输出引脚。 AN2131Q的封装和引脚描述 BKPT:引脚61,输出断点。当8051地址总线与BPADDRH/L寄存器的内容一致,且USBBAV寄存器中的断点使能(BPEN)时,该引脚被激活(高电平)。如果USBBAV寄存器中的BPPULSE位为高,就产生8个24 MHz高电平的时钟脉冲;如果BPPULSE位为低,保持高电平直到8051清除USBBAV寄存器中的BREAK位(写1)。 RESET:引脚25,输入有效高电平复位。使8051和SIE复位。该引脚一般通过1个10 k?电阻接地,用1个1?F电容接VCC。 AN2131Q的封装和引脚描述 EA:引脚24,输入。访问外部存储器。该引脚有效(HI)时,8051并不是从内部程序RAM中获得代码,而是从外部存储器中读取代码。当EA=0时,8051从外部存储器的0X1B40地址(AN2131)开始读取代码。 AVCC:引脚21,电源。Analog VCC(模拟电源)。该引脚为芯片的模拟部分提供电源。 AGND:引脚18,电源。Analog Ground(模拟地)。尽可能以最短路径接地。 AN2131Q的封装和引脚描述 XIN:引脚19,输入晶振输入。该引脚经由12 MHz晶振和22~33 pF电容接地。它也能用12 MHz的时钟电路驱动。 XOUT:引脚20,输出。晶振输出。该引脚经由12 MHz晶振和22~33 pF电容接地。当XIN由12 MHz时钟电路驱动时,该引脚悬空。 WAKEUP#:引脚66,输入。U
文档评论(0)