数字电子技术 05A第五章 时序逻辑电路.ppt

数字电子技术 05A第五章 时序逻辑电路.ppt

  1. 1、本文档共123页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术 05A第五章 时序逻辑电路

第五章 时序逻辑电路 5.1 时序逻辑电路的基本概念 逻辑关系: 5.1.2 时序逻辑电路的分类 2、按输出信号的特点: 5.1.3 时序逻辑电路功能的描述方法 2、状态表 3、状态图 4、时序图 5.2 时序逻辑电路的分析方法 状态图 时序图或波形图(若题目无特别要求,可不画) 4. 确定逻辑功能 5.3 同步时序逻辑电路的设计方法 分别画出驱动信号J1、K1、J0、K0的卡诺图,并化简 求输出方程 (5) 画出逻辑电路图 (6)检查自启动能力 最后检查输出: Z = XQ1 (7) 修改后的逻辑图 3.可逆计数器设计 异步计数器的特点: 同步计数器的特点: 74161的时序图 以下为课件所用素材 2.MN时的设计 若M可以分解成两个小于N的因数相乘,即M=N1×N2,则可以先构成N1进制计数器和N2进制计数器,然后对低位片进位采用并行进位方式将两个计数器连接起来,就可构成M进制计数器。 若M是大于N的素数时,则可以用两片或多片N进制计数器先构成一个大于M进制的计数器,然后再用复位法或置数法构成M进制计数器。 例2:试用两片74161设计一个“101”进制计数器 解:先用两片74161构成一个256进制计数器,然后用复位法构成 101=(65)H=B 思考:若用同步方式该如何实现? 例3:分析下图为几进制的计数器 当输出(88)H时,异步清零端同时起作用,故为136进制计数器。 5.5 寄 存 器 一个触发器能存储1位二进制代码,要存储 n 位二进制代码,就需要用 n 个触发器,所以寄存器实际上是若干触发器的集合。 寄存器是用来存储二进制代码的电路。它的主要组成部分是触发器。 5.5.1 寄存器的概念及分类 寄存器 数码寄存器 移位寄存器 单拍工作方式 双拍工作方式 左移 右移 双向 5.5.2 数码寄存器 数码寄存器也称为基本寄存器,其用来存放一组二进制代码,它只能在时钟脉冲作用下,实现数据的并行接收、存储和发送。 单拍 —— 只要接收指令到,就可存贮。多用D触发器。 双拍 —— 需要清零和接收两步完成,多RS触发器 下面以单拍接收寄存器为例: 单拍接收寄存器由四个边沿D触发器构成。 Qn+1=D↑,在CP ↑到来时,Q3n+1 Q2n+1 Q1n+1 Q0n+1=D3D2D1D0 故下一个接收脉冲CP ↑到来之前数据得以暂时保存。 单拍寄存器不用清零,有一个接收脉冲就存放一数据。 5.5.3 移位寄存器 所谓移位,就是指寄存器所存的代码能在移位脉冲作用下依次左移或右移。因此,移位寄存器不仅可用来寄存代码,还可用来实现数据的串行——并行转换,数值的运算及数据的处理等。 移位方式:串入串出,串入并出,并入串出,并入并出 移位类型:单向左移,单向右移,双向移位 下面以单向移位寄存器为例进行说明: 串行数据输入端 串行数据输出端 并行数据输出端 工作原理: D2=Q1 D1=Q0 D3=Q2 D0=DI Q0n+1=DI Q1n+1 =Q0 Q2n+1 =Q1 Q3n+1 =Q2 D触发器的特性方:Qn+1=D 驱动方程: 次态方程: 设 DI = Q0Q1Q2Q3 = 1011 1011 1 0 1 1 0 1 1 0 1 1 0 0 1 0 0 0 0 0 0 0 4个CP后,输入端的数据“1011”,串行送入寄存器,并行输出;再经过4个CP,串行输出(数码移出寄存器)。 FF0 FF1 FF2 FF3 CR=0 1CP 后 1 2CP 后 1 3CP 后 0 4CP 后 1 Q0n+1 =DI Q1n+1 =Q0 Q2n+1 =Q1 Q3n+1 =Q2 D3 D2 D1 D0 D3 D3 D3 D3 1 2 3 4 5 6 7 8 9 D2 D2 D1 D2 D1 D0 D2 D1 D0 D1 D0 D0 再经过4个CP后,从DI 端串行输入的数据从DO 端串行输出。 串入?串出 从图中可看出:经过4个CP作用后,从DI 端串行输入的数据从Q0 Q1 Q2 Q3并行输出。 串入?并出 工作波形: CR R 1D FF0 R 1D FF1 R 1D FF2 R 1D FF3 CP DI DO Q0 Q1 Q2 Q3 例1:分析下图所示电路的计数

文档评论(0)

f8r9t5c + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档