数字电子技术Dch8-1.pptVIP

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术Dch8-1

* * 8.1 随机存取存储器(RAM) 8.1.1 RAM的结构与工作原理 *8.1.3 RAM举例 8.1.2 RAM存储容量的扩展 ? RAM存储单元(SRAM、DRAM) ? RAM的基本结构 ? 字长(位数)的扩展 ? 字数的扩展 8.1.0 概述 存储器分类: RAM (Random-Access Memory) ROM (Read-Only Memory) SRAM DRAM 固定ROM 可编程ROM OTPROM UVPROM E2PROM 8.1.0 概 述 半导体存储器是用来存储大量二值数据的器件。 RAM是随机存取存储器,在任意时刻,对任意单元可进行存/取(即:读/写)操作。 8.1.0 概 述 RAM特点: 灵活-程序、数据可随时更改; 易失-断电或电源电压波动, 会使内容丢失。 ROM是只读存储器,在正常工作状态只能读出信息,不能随时写入 。 ROM特点: 非易失性-信息一旦写入,即使断电,信息也不会丢失,具有非“易失”性特点。常用于存放固定信息(如程序、常数等)。 编程较麻烦-需用专用编程器。 8.1.1 RAM的结构与工作原理 存储矩阵用于存放二进制数,一个单元放一位,排列成矩阵形式。 图 8.1.4 存储矩阵 读/写控制电路 地址译码器 数据输入/输出 地址输入 控制信号输入( CS 、R/W) 读/写控制电路完成对选中的存储单元进行读出或写入数据的操作。把信息存入存储器的过程称为“写入”操作。反之,从存储器中取出信息的过程称为“读出”操作。 地址译码器的作用是对外部输入的地址码进行译码,以便唯一地选择存储矩阵中的一个存储单元。 1. RAM的基本结构 图 8.1.4 存储矩阵 读/写控制电路 译码器 数据输入/输出 地址输入 控制信号输入( CS 、R/W) 例如:容量为256×1 的存储器 (1)地址译码器 8根列地址选择线 32根行地址选择线 32 ×8 =256个存储单元 译码方式 单译码 双译码 ---n位地址构成 2n 条地址线。若n=10,则有1024条地址线 --- 将地址分成两部分,分别由行译码器和列译码器共同译码 其输出为存储矩阵的行列选择线,由它们共同确定欲选择 的地址单元。 若给出地址A7-A0=001 00001,将选中哪个存储单元读/写? 图 8.1.5 若容量为256×4 的存储器,有256个字,8根地址线A7-A0,但其数据线有4根,每字4位。 8根列地址选择线 32根行地址选择线 1024个存储单元 若给出地址A7-A0 = 000 11111,哪个单元的内容可读/写? (2) 存储矩阵 静态RAM存储单元(SRAM)--以六管静态存储单元为例 基本RS触发器 控制该单元与位线的通断 控制位线与数据线的通断 Xi =0,T5、T6截止,触发器与位线隔离。 T1-T6构成一个存储单元。T3、T4为负载,T1、T2为基本RS触发器。 来自行地址译码器的输出 (2) 存储矩阵 Xi =1,T5、T6导通,触发器与位线接通。 Yj =1,T7 、T8均导通,触发器的输出与数据线接通,该单元数据可传送。 来自列地址译码器的输出 静态RAM存储单元(SRAM)--以六管静态存储单元为例 来自行地址译码器的输出 *动态RAM存储单元(DRAM)--以三管和单管动态存储单元为例 三管动态RAM存储单元电路如图: 由于漏电流的存在,电容上存储的数据(电荷)不能长久保存,因此必须定期给电容补充电荷,以避免存储数据的丢失,这种操作称为再生或刷新。 下面分三个过程讨论: 写入数据 读出数据 刷新数据 存储数据的电容 存储单元 写入数据的控制门 读出数据的控制门 写入刷新控制电路 写入数据: 当Xi = Yj =1时, T1、 T3、 T4、 T5均导通,此时可以对存储单元进行存取操作。 若DI=0,电容充电; 若DI=1,电容放电。 当Xi = Yj =0时,写入的数据由C保存。 R/W=0, G1导通,G2截止 输入数据DI经G3反相,被存入电容C中。 读出数据: 当Xi = Yj =1时, T1、 T3、 T4、 T5均导通,此时可以对存储单元进行存取操作。 读位线信号分两路,一路经T5 由DO 输出 ; 另一路经G2、G3、T1对存储单元刷新。 R/W=1, G2导通, G1截止, 若C上充有电荷,T2导通,读位线输出数据0;反之, T2截止,输出数据1。 刷新数据: 若读位线为低电平,经过G3反相后为高电平,对电容C充电; 若

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档