1. 1、本文档共108页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch3(数电)

3.3 常用的逻辑电路 3.显示译码器 驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号等翻译成人们习惯的形式,并直观地显示出来的电路,称为显示译码器。 ①显示器件 发光二极管数码管(LED数码管) 优点:亮度高,响应时间短; 缺点:工作电流大。 COM COM 液晶显示器(LCD):液晶是一种既具有液体的流动性又具有晶体光学特性的有机化合物。外加电场能控制它的透明度和显示的颜色,由此制成LCD。 液晶显示器两个电极上加50HZ~500HZ 的交变电压。 玻璃盖板 透明电极(正面电极) 反射电极(公共电极) 液晶 加电场 未加电场 符号 3.3 常用的逻辑电路 暗灰色 优点:功耗极低;缺点:亮度很低,响应速度慢。 透明色 3.3 常用的逻辑电路 ②BCD-七段显示译码器 驱动共阴极显示器 驱动共阳极显示器 输出状态为: 高电平或低电平 输出状态为: 低电平或高阻态 亮 灭 亮 灭 3.3 常用的逻辑电路 a b c e d f g h 共阴极LED 3.3 常用的逻辑电路 驱动电路 (共阴极) (共阳极) 上拉电阻 限流电阻 3.3 常用的逻辑电路 辅助控制端功能: ①试灯输入端LT:低电平有效。当LT=0时,数码管七段全亮,与输入的译码信号无关。用于测试数码管的好坏。 ②灭零输入端RBI:低电平有效。当LT=1, RBI =0时,且译码输入为0的二进制码0000时,该位输出不显示,即0字被熄灭。当译码输入不为0时,该位正常显示。用于消隐无效的0。如数据073.40可显示为73.4。 ③灭灯输入、灭零输出端BI/RBO。此端可以作输入端,也可以作输出端。作输入端使用时,如果BI=0时,数码管七段全灭,与译码输入无关。作输出端使用时,受控于RBI和LT。当RBI=0,LT=1,且输入为0的二进制码0000时,即实现“灭零”时,RBO输出低电平,即RBO=0,用以指示该片正处于灭零状态。 3.3 常用的逻辑电路 灭零输入端RBI和灭零输出端RBO配合使用,实现多位十进制数码显示系统的整数前和小数后的灭零控制。 如数据073.40可显示为73.4。 3.3 常用的逻辑电路 五、数据选择器(Data Selector) 数据选择器又称多路选择器(Multiplexer, 简称MUX)。每次在地址输入的控制下,从多路输入数据中选择一路输出,其功能类似于一个单刀多掷开关。 数据选择器示意图 3.3 常用的逻辑电路 0 0 0 0 S D3 1 1 D2 1 0 D1 0 1 D0 0 0 Y A1 A0 0 × × 1 S 4选1数据选择器 功能表 S:选通控制端。 S=0时,数据选择器工作;S=1时,Y=0输出无效。 3.3 常用的逻辑电路 3.3 常用的逻辑电路 4选1数据选择器电路图 3.3 常用的逻辑电路 双4选1数据选择器74LS153 逻辑表达式: 公共的 地址输入端 独立的数据输入端和输出端 选通控制端 3.3 常用的逻辑电路 在CMOS集成电路中经常用传输门组成数据选择器。以双4选1数据选择器4539为例: 例:试用一片双4选1数选器74LS153组成一个8选1数据选择器。 3.3 常用的逻辑电路 解: D4~D7 00 ~ 11 1 D0~D3 00 ~ 11 0 Y A1 A0 A2 3.3 常用的逻辑电路 8选1数据选择器的逻辑表达式: 8选1数据选择器74LS151 特点:输出端为互补形式。 例:试用4选1数据选择器74LS153实现如下逻辑函数的组合逻辑电路。 解:逻辑函数变形为最小项之和形式 比较可得: D0=0,D1=1,D2=1,D3=1 3.3 常用的逻辑电路 3.4 单元级组合逻辑电路的设计和分析方法 以模块化的组合逻辑单元电路为主构成的组合逻辑电路称为单元级组合逻辑电路。 ① 进行逻辑抽象,列出逻辑真值表。  ② 根据真值表,写出相应的逻辑函数表达式。  ③ 将逻辑函数表达式变换为适当的形式,以满足组合逻辑单元电路芯片的输入、输出要求。 ④ 根据变换的逻辑函数表达式画出逻辑电路连接图。 (切记:组合逻辑单元电路的附加控制端的连接!) 一、单元级组合逻辑电路的设计方法 分析过程一般按下列步骤进行:  逻辑图 ③ ② ① ④ 实际逻 辑问题 真值表 逻辑表达式 适当的逻辑表达式 变换 3.4 单元级组合逻辑电路的设计和分析方法 1.用译码器设计组合逻辑电路 ①写出函数的标准与或表达式(最小项之和),并变换为与非-与非形式 ; ②画出用二进制译码器和与非门实现这些函数的接线图。

文档评论(0)

qwd513620855 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档