- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
全国大学生电子设计竞赛E题简易数字信号传输性能分析仪
简易数字信号传输性能分析仪(E题)
摘要 本作品主要由以下几个模块组成:数字信号发生器、伪随机信号发生器、低通滤波器、加法器、比较器、数字信号分析电路。用硬件实现低通滤波器,加法器及部分数字信号分析电路。使用FPGA来完成数字信号发生器和伪随机信号发生器信号的产生及其部分数字信号分析电路,并且能够用示波器来显示正确的信号眼图。
关键词 数字信号传输性能分析 低通滤波 加法器 锁相 同步 FPGA
1. 方案论证与比较
方案一:数字信号发生采用FPGA来产生,这样能保证产生的信号频率步进可调,产生一定频率的方波能满足后面电路的需求;且能产生所要求的V1和它的同步信号V1-CLOCK;信号处理部分采用压控电压源二阶低通滤波器即可,通带增益满足要求在0.2~4范围内可调且能保证信号不失真;为了满足伪信号的幅度可调,可经过分压电路使其达到要求;两信号的混合,经过加法器和反相比例放大器使其输出;后面的信号分析电路采用AD8011芯片来实现,但这样做的话效果不是很好,不容易达到理想的效果。
方案二:数字信号发生采用FPGA来产生,这样能保证产生的信号频率步进可调,产生一定频率的方波能满足后面电路的需求;且能产生所要求的V1和它的同步信号V1-CLOCK;信号处理部分采用压控电压源二阶低通滤波器即可,通带增益满足要求在0.2~4范围内可调且能保证信号不失真;为了满足伪信号的幅度可调,可经过分压电路使其达到要求;两信号的混合,经过加法器和反相比例放大器使其输出;后面的信号分析电路采用低通滤波器和比较器来实现,低通出来的V4送给示波器,同样经过比较器送给FPGA通过锁相使其产生V4的同步信号V4-syn;这样就能在示波器上观察到较明显的眼图。方案中使用的集成芯片采用NE5532和LM311;NE5532放大倍数高,而且有很宽的截止频率,这样保证了题目要求;LM311做成的比较器,可以自己调节门限电压,使其能很好的滤掉噪声,分析后能产生较为明显的图形。这种方法优点电路集成度高、控制方便、可靠性好、易于准确自动控制增益。
2.理论分析与计算
2.1 低通滤波器设计
由于要求每个滤波器带外衰减不少于40dB每十倍频,所以采用压控电压源二阶低通滤波器即可,通带增益要求为0.2~4范围内可调,即使放大倍数为1~1.58内可调,利用运放反向端接地的滑线变阻器可达到此要求。
压控电压源二阶低通滤波器传递函数:,其中,,
所以当截止频率为100KHz时,可采用1K电阻和1600pF的电容组成滤波网络,用104的电位器调节其幅度;截止频率为200KHz时采用1K电阻和800pF的电容组成滤波网络,用104的电位器调节其幅度;截止频率为500KHz时采用1K电阻和320pF的电容组成滤波网络,用104的电位器调节其幅度。
2.2 m序列数字信号
m序列是目前广泛应用的一种伪随机序列对于一个n级移位寄存器来说,最多可以有2^n 个状态,对于一个线性反馈移位寄存器来说,全“0”状态不会转入其他状态,所以线性移位寄存器的序列的最长周期为 2^n-1。当n级线性移位寄存器产生的序列{ai}的周期为T= 2^n-1时,称{ai}为n级m序列。
当反馈函数f(a1,a2,a3,…an)为非线性函数时,便构成非线性移位寄存器,其输出序列为非线性序列。输出序列的周期最大可达 2^n ,并称周期达到最大值的非线性移位寄存器序列为序列。—7802A为例,CH1接口连接V4,EXT接口连接V4—syn, 通过source和coupl按钮调节成EXT +DC,然后调节示波器。
图3
3 系统设计
3.1系统组成
图4 基础部分系统框图
图5 发挥部分系统框图
3.2第一部分低通滤波器
输出的数字信号要经过下面的低通滤波器,下为压控电压源二阶低通滤波器,可满足滤波器带外衰减不少于40dB每十倍频。要求的截止频率100KHz,200K Hz,500K Hz的电路如下:
图6 截止频率为100KHz的低通滤波器
图7 截止频率为200KHz的低通滤波器
图8 截止频率为500KHz的低通滤波器
3.3 加法器 反相比例器
反相求和电路参数易设计,所以采用反相求和电路,再通过反相放大1倍,即实现求和。输入电阻为10K,故负反馈电阻也用10K,所以同相输入端与地的电阻为3个10K电阻并联,为3.3K。
图9 加法器及其反相比例器
3.4 第二部分低通滤波器
加法器输出要经过下面滤波器,这样可以滤除掉10MHz的伪随机信号(干扰噪声),为FPGA分析数字信号做初步准备。参数同第一部分低通滤波。
图10 截止频率为100KHz的低通滤波器
图11 截止频率为200KHz的低通滤波器
图12 截止频率为500KHz的低通滤波器
3.5 电压比较器
求和后的信号经滤波后的,再经过下面的电压比较
文档评论(0)