毕业设计(论文)开题报告-基于FPGA的频率合成器汇.docVIP

毕业设计(论文)开题报告-基于FPGA的频率合成器汇.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)开题报告-基于FPGA的频率合成器汇

毕业论文(毕业设计)开题报告 设计题目: 专 业: 班 级: 学 号: 学生姓名: 指导教师: 二○一○年十月 一.课题的意义 直接数字频率合成(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决方法,它的可重配置性结构能方便的实现各种复杂的调制功能,具有很好的实用性和灵活性。 所属领域的发展状况 直接数字频率合成(DDS)技术是60年代末出现的第三代频率合成技术,以Nyquist时域采样定理为基础,在时域中进行频率合成。DDS具有相对带宽很宽,频率转换时间极短(可小于20ns),频率分辨率可以做到很高(典型值为0.001Hz)等优点;另外,全数字化结构便于集成,输出相位连续,频率、相位、幅度都可以实现程控,通过更换波形数据可以轻易实现任意波形功能。 课题的研究内容 实现信号源常用的方法是频率合成法,其中直接数字频率合成法(Direct Digital Frequency Synthesis简称DDFS或DDS),是继直接频率合成法和间接频率合成法之后,随着电子技术的发展迅速崛起的第三代频率合成技术.DDS是一种全数字技术,它从相位概念出发直接合成所需频率.与其他频率合成法相比,具有频率转换时间短,频率分辨率高,相位变化连续,低相位噪声和低漂移,易于集成、调整、实现正交输出等优点.近年来,DDS技术在频率合成、通信、雷达、电子对抗、仪器测试等领域均有广泛的应用。目前,各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能、多功能的DDS芯片(其中应用较为广泛的是AD公司的AD985X系列),为电路设计者提供了多种选择。然而在某些场合,DDS芯片在控制方式、置频速率等方面与系统的要求差距很大,这时如果用高性能的现场可编程门阵列(Field Programmable Gate Array简称FPGA)器件来设计符合自己需要的DDS电路就是一个很好的解决方法。这也是本设计所要研究的重点。 课题研究的难点及关键技术 FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA器件配置、电源管理、IP集成、信号完整性在用FPGA设计DDS电路的时候,相位累加器是决定DDS性能的一个关键部分,小的累加器可以利用ACEX器件的进位链得到快速、高效的电路结构。然而,由于进位链必须位于临近的LAB(逻辑阵列块)和LE(逻辑单元)内,因此,长的进位链势必会减少其它逻辑使用的布线资源,同时过长的进位链也会制约整个系统速度的提高相位/幅度转换电路是DDS电路中另一个关键,设计中面临的主要问题就是资源的开销。电路通常采用ROM结构,相位累加器的输出是一种数字式锯齿波,通过取它的高若干位作为ROM的地址输入,经查表(LUT)和运算后,ROM就输出所需波形的量化数据。ROM一般在FPGA(针对Altera公司的器件)中由EAB实现,且ROM表的尺寸随着地址位数或数据位数的增加呈指数递增关系。相位/幅度转换电路

您可能关注的文档

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档