课程设计(论文)-基于Atmega128的并行DA(DAC0832)设计汇.docVIP

课程设计(论文)-基于Atmega128的并行DA(DAC0832)设计汇.doc

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计(论文)-基于Atmega128的并行DA(DAC0832)设计汇

基于Atmega128的并行DA(DAC0832)设计 院系:武汉理工大学华夏学院信息系 实验学生: 指导老师: 二零一一年七月 目录 1、设计任务………………………………………4 2、芯片简介………………………………………4 2.1 特点…………………………………………4 2.2 引脚说明……………………………………4 2.3 工作原理……………………………………5 2.4 时序分析……………………………………6 3、系统方案设计…………………………………9 3.1 DA转换模块的论证与选择…………9 3.2电流转电压模块的论证与选择………………10 3.3 软件程序模块的论证与选择…………… 10 4、系统理论分析与计算……………………… 11 4.1 电流转电压电路的分析与计算………………11 4.2 软件程序的分析与实现……………………11 5、电路设计………………………………………16 5.1 系统总体框图………………………………16 5.2 单极性电路原理图…………………16 5.3 双极性电路原理图…………………………16 5.4 电源…………………………………………17 6、测试方案与测试结果…………………………17 6.1 测试方案……………………………………17 6.2 测试条件与仪器……………………………17 6.3 测试结果与分析……………………………17 6.3.1 测试结果(数据)……………………18 6.3.2 测试分析与结论……………………….18 附录1 参考文献………………………………… 19 附录2 系统原理图 ………………………………19 1、设计任务 设计制作一个DA转换电路,要求使用Atmega128对测量数据进行处理及显示。DA转换芯片要求使用单片直流输出型8位并行数/模转换器DAC0832。 2、芯片简介 2.1 特点 双缓冲,单缓冲,或直通数字数据输入 ? 可容易地与12位1230系列D/A转换器进行互换且插脚兼容 ? 可直接与所有流通的微型处理器相接 ? 线性指定为零,且只能进行全面调整——不是最佳直线拟合 ? 在±10V全参考4象限倍增中工作 ? 可用于电压转换模式 ? 逻辑输入满足TTL电压水平说明(1.4V逻辑门限值) ? 需要时,可运行“STAND ALONE”(没有μP) 2.2 引脚说明 * D0~D7:8位数据输入线,TTL电平,有效时间应大于90ns(否则锁存器的数据会出错); * ILE:数据锁存允许控制信号输入线,高电平有效; * CS:片选信号输入线(选通数据锁存器),低电平有效; * WR1:数据锁存器写选通输入线,负脉冲(脉宽应大于500ns)有效。由ILE、CS、WR1的逻辑组合产生LE1,当LE1为高电平时,数据锁存器状态随输入数据线变换,LE1的负跳变时将输入数据锁存; * XFER:数据传输控制信号输入线,低电平有效,负脉冲(脉宽应大于500ns)有效; * WR2:DAC寄存器选通输入线,负脉冲(脉宽应大于500ns)有效。由WR2、XFER的逻辑组合产生LE2,当LE2为高电平时,DAC寄存器的输出随寄存器的输入而变化,LE2的负跳变时将数据锁存器的内容打入DAC寄存器并开始D/A转换。 * IOUT1:电流输出端1,其值随DAC寄存器的内容线性变化; * IOUT2:电流输出端2,其值与IOUT1值之和为一常数; * Rfb:反馈信号输入线,改变Rfb端外接电阻值可调整转换满量程精度; * Vcc:电源输入端,Vcc的范围为+5V~+15V; * VREF:基准电压输入线,VREF的范围为-10V~+10V; * AGND:模拟信号地 * DGND:数字信号地DAC0832是8分辨率的D/A转换集成芯片。与微处理器完全兼容。这个DA芯片以其价格低廉、接口简单、转换控制容易等优点,在单片机应用系统中得到广泛的应用。D/A转换器由8位输入锁存器、8位DAC寄存器、8位D/A转换电路及转换控制电路构成。   ⑴单缓冲方式。单缓冲方式是控制输入寄存器和DAC寄存器同时接收资料,或者只用输入寄存器而把DAC寄存器接成直通方式。此方式适用只有一路模拟量输出或几路模拟量异步输出的情形。⑵双缓冲方式。双缓冲方式是先使输入寄存器接收资料,再控制输入寄存器的输出资料到DAC寄存器,即分两次锁存输入资料。此方式适用于多个D/A转换同步输出的情节。 ⑶直通方式。直通方式是资料不经两级锁存器锁存,即 CS*,XFER* ,WR1* ,WR2* 均接地,ILE接高电平。此方式适用于连续反馈控制线路和不带微机的控制系统,不过在使用时,必须通过另加

您可能关注的文档

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档