基于TSPC原理的触发器工艺版图设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TSPC原理的触发器工艺版图设计

苏 州 市 职 业 大 学 课程设计说明书 名称 基于TSPC原理的D触发器0.35μm工艺版图设计 2011年12月19日至2011年12月23日共1 周 院  系 电子信息工程系 班 级 姓 名 目录 第1章:绪论 3 1.1 版图设计的基础知识 3 1.1.1 版图设计流程 3 1.1.2 版图设计步骤 3 1.1.3 版图设计规则 4 1.1.4 版图设计验证 6 1.2 标准单元版图的设计 7 1.2.1 标准单元库的定义 7 1.2.2 标准单元库用途 7 1.2.3 标准单元设计方法 7 第2章:D触发器的介绍 8 2.1 D触发器 8 2.2 维持阻塞D触发器 8 2.2.1 维持阻塞D触发器的电路结构 8 2.2.2 维持阻塞D触发器的工作原理 9 2.2.3 维持阻塞D触发器的功能描述 9 2.3 同步D触发器 10 2.3.1 同步D触发器的电路结构 10 2.3.2 同步D触发器的工作原理 11 2.3.3 逻辑功能表示方法 11 2.4 基于TSPC原理的D触发器 11 2.4.1 构成原理 11 2.4.2 仿真波形 12 第3章:0.35um工艺基于TSPC原理的D触发器设计 13 3.1 动态D触发器电路图的设计步骤及电路图 13 3.2 动态D触发器版图的设计步骤及电路图 14 3.3 DRC、LVS验证 15 第4章:心得体会 16 参考文献 17 第1章:绪论 1.1 版图设计的基础知识 1.1.1 版图设计流程 版图设计是创建工程制图(网表)的精确的物理描述的过程,即定义各工艺层图形的形状、尺寸以及不同工艺层相对位置的过程。其中版图设计的流程如图1.1.1所示。 图1.1.1 1.1.2 版图设计步骤 作为后端设计者,是集成电路从设计走向制造的桥梁,设计步骤包括以下几部分: 1、布局:安排各个晶体管、基本单元和复杂单元在芯片上的位置。 2、布线:设计走线、门间、单元间的互连。 3、尺寸确定:确定晶体管尺寸(W、LLayout Editor):规定各个工艺层上图形的形状、尺寸和位置。 5、布局布线(Place and routeLayout Check):设计规则检查 (DRC,Design Rule Check)、电器规则检查 (ERC,Electrical Rule Check)、版图与电路图一致性检查(LVS,Layout Versus Schematic)。 1.1.3 版图设计规则 设计规则是设计人员与工艺人员之间的接口与协议,版图设计必须无条件的服从准则,可以极大地避免由于短路、断路造成的电路失效和容差以及寄生效应引起的性能劣化。设计规则主要包括几何设计规则、电学设计规则以及走线设计规则。其中几何设计规则通常有两类: 微米准则用微米表示版图中诸如最小特征尺寸和最小允许间隔的绝对尺寸。 准则:用单一参数表示版图规则,所有的几何尺寸都与成线性比例。 电学设计规则分类如下: 1、拓扑设计规则(绝对值):最小宽度、最小间距、最短露头、离周边最短距离。 2、设计规则(相对值):最小宽度w=m、最小间距s=n、最短露头t=l、离周边最短距离d=h(由IC制造厂提供,与具体的工艺类型有关,m、n、l、h为比例因子,与图形类型有关)。 (1) 宽度规则:宽度指封闭几何图形的内边之间的距离。 (2) 1.1.4 版图设计验证 版图验证是采用专门的软件工具,对版图进行几个项目的验证,例如是否符合设计规则?版图与电路图是否一致?版图是否存在短路、断路以及悬空的节点?借助于计算机和Cadence软件的功能,对版图进行高效而全面的验证。经过版图验证后,一次流片成功率大大提高。 验证工具包括五项: (1)DRC(Design Rule Check(2)ERC(Electrical Rule Check(3)LVS(Layout Versus Schematic(4)LPE(Layout Parameter Extruction) (5)PRE(Parasitic Resistance ExtructionCadence 中进行版图验证的工具主要有Dracula和Diva。Dracula DRC) , 而且可以完成电学规则验证(ERC)、版图与电路验证(LV S)、寄生参数提取(LPE) 等一系列验证工作, 功能强于Diva。通常做DRC选用Diva,完成后用Dracula 运行LVS。 根据错误报告的提示, 修改版图的步骤为: (1) 将错误文件导入Virtuoso 界面。 (2) (3) 更新gds II, 编译规则文件, 进行DRC 验证, 重复上述(1) , (2) 操作, 直至版图完全通过DRC 验证。有一类错误

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档