数字电子线路-第三章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二、实例介绍: 实例1:普通3位二进制编码器(8/3线编码器) 图3.3.4 用两片74LS148接成的16线-4线优先编码器。(参看P142例3.3.1,自学掌握) 二-十进制编码器74LS147的功能表 (3)BCD-七段显示译码器:直接驱动七段数码管 四个输入端,七个输出端; 两种输出方式:高电平有效和低电平有效。 应用举例:P158例3.3.3 试利用3线-8线译码器74LS138和适当的门电路设计一个多输出的组合逻辑电路 3-3-4 加法器 一、定义:实现二进制数加法运算的器件称为加法器。 二、分类:半加器(一位半加器) 全加器(一位全加器、多位全加器) 三、加法器实例介绍 四、加法器应用(重点) ⑵超前进位加法器 目的:提高运算速度。 措施:减小或消除由于进位信号逐级传递所耗费的时间。 具体实现办法:通过逻辑电路事先算出每一位全加器的进位输入信号,而无需再从低位开始向高位逐位传递进位信号了。 (详细分析见课本P166~P168页) 四位超前进位加法器实例介绍 四、应用:用加法器实现逻辑函数 1、若能化成输入变量与常量相加,则可用加法器实现; 2、逻辑函数能化成输入变量与另一组输入变量相加,也可用加法器实现。 例2、设计一电路,输入为8421 BCD码,要求:当输入小于5时,输出为输入数加2;当输入大于等于5时,输出为输入数加4。用4位加法器及基本逻辑门实现。 3、实现减法可用加法器实现 3-3-5 数值比较器 (学习思路:定义及逻辑功能表) 一、定义:比较两个二进制数值大小的逻辑电路。 二、分类及实例介绍:一位数值比较器、四位数值比较器 三、扩展及应用 实例2 4位数值比较器逻辑功能表 Y1(AB),Y2(AB),Y3(A=B) 例:用两片CC14585组成一个8位数值比较器 例1、设计一个代码转换电路,将BCD代码的 8421码转成余3码。 真值表 电路连接图: 思路:输入均是变量,可将第二组变量用第一 组变量来表示,即可实现。 卡诺图化简: A BD BC B2=A+BD+BC 电路连接图: B2=A+BD+BC 电路实现图: 若A,B均为四位二进制数,应如何连线? 原码:N,例N=1011 反码:N,例N=0100 补码:N补, N补=N+1=2n-N ∴-N=N+1-2n 如何实现? ?  对两个1位二进制数进行相加(不考虑低位来的进位)而求得和及进位的逻辑电路称为半加器。  对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数的相加,求得和及进位的逻辑电路称为全加器。  实现多位二进制数相加的电路称为多位加法器。按照进位方式的不同,加法器分为串行进位加法器和超前进位加法器两种。串行进位加法器电路简单、但速度较慢,超前进位加法器速度较快、但电路复杂。  加法器除用来实现两个二进制数相加外,还可用来设计代码转换电路、二进制减法器和十进制加法器等。 加法器小结 设A>B时L1=1;A<B时L2=1;A=B时L3=1。得1位数值比较器的真值表。 实例1:1位数值比较器 0 0 1 A0=B0 0 1 0 A0B0 1 0 0 A0B0 A1=B1 0 1 0 × A1 B1 1 0 0 × A1 B1 A2=B2 0 1 0 × × A2B2 1 0 0 × × A2B2 A3=B3 0 1 0 × × × A3B3 1 0 0 × × × A3B3 Y1 Y2 Y3 A0 B0 A1 B1 A2 B2 A3 B3 逻辑函数式见课本P170页。 译码器的扩展(P148页) (2片3/8线译码器→1片4/16线译码器) 扩展:⒈ 扩输入端; (利用使能端) ⒉ 扩输出端。(用多片,轮流工作。)   二-十进制译码器的输入是十进制数的4位二进制编码,分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。 若二-十进制译码器的输入是4位8421 BCD码,则称为8421 BCD码译码器。   把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。 ⒉二-十进制译码器 ⑴ 8421BCD码译码器真值表 逻辑表达式 逻辑图 将与门换成与非门,则输出为反变量,即为低电平有效。 ⑵ 集成8421 BCD码译码器74LS42 ⑵显示器件实例:七段(八段) LED数码管   ⑴定义:用来驱动各种显示器件,从而将用二进制

文档评论(0)

好文精选 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档