EDA课程设计 --十六位硬件乘加器电路.docVIP

  • 65
  • 0
  • 约3.08千字
  • 约 18页
  • 2018-05-14 发布于天津
  • 举报

EDA课程设计 --十六位硬件乘加器电路.doc

EDA课程设计 ----十六位硬件乘加器电路 设计任务与要求--------------------(3) 内容 要求 总体框图---------------------------(3) 电路的总体框图 框图的说明 设计思路 方案设计 选择器件与功能模块-----------------(5) 选择器件各功能模块及功能说明 功能模块----------------------------(8) ADDER8B的模块 ANDARITH的模块 ARICTL的模块 REG16B的模块 SREG8B的模块 总体设计电路图----------------------(14) 总体原理图 仿真波形图 管脚分配图 硬件验证情况 六, 心得体会--------------------------------------(18) 一.摘要: 1.任务: 设计一十六位硬件乘加器电路,以实现A*B+C*D+E*F+G*H运算。 2.要求: 用并行、串行或流水线方式设计一十六位硬件乘加器电路。 3设计方法:用VHDE语言设计各个模块,再将个模块组合成最后电路。 二.目录 设计任务与要求--------------------(3) 1, 内容 2, 要求 3, 设计方案 总体框图--------------------

文档评论(0)

1亿VIP精品文档

相关文档