cache controller的研究和设计研究word格式论文.docxVIP

cache controller的研究和设计研究word格式论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
cache controller的研究和设计研究word格式论文

y60B86华北电力大学(北京)硕士学位论文内窑摘要Cache即高速缓存,是位于CPU和主存之间的规模小速度快的存储器。Cache的工作原理是保存CPU中最常用的数据。当Cache中保存着CPU要读写的数据时,CPU直接访问Cacheo由于Cache的速度与CPU相当,CPU能在零等待状态下迅速地实现数据存取。只有在Cache中不含有CPU所需的数据时CPU才去访问主存。Cache在CPU的读取期间依照优化命中原则淘汰和更新数据。可以把Cache看成是主存与CPU之间的缓冲适配器,借助于Cache,可以高效地完成DRAM内存和CPU之间的速度匹配。因此,Cache是当今衡量计算机系统性能的一项重要指标。为了发展民族的CPU产业,许多专家学者都在致力于研究有自己特色的CPU。北京凝恩公司总裁富敏博士就是其中之一,为了研制基于高端安全服务器的64位通用CPU,宫博士成立了研发队伍,研制LX-l164CPU芯片。本人有幸在夏宏博士的指导下参加这一工程,承担LX-1164CPU的高速缓存控制器(CCU)的逻辑设计和功能仿真。本文介绍了我们所研制的基于安全服务器的64位通用CPU芯片中的快存控制器CCU(CacheControllerUnit)的设计原理和硬件实现。LX-1164CPU将采用0.18μmCMOS工艺,工作主频为400MHz,安全、可靠、低功耗是其最大的特点。LX一门64具有独立的32KB 片内数据高速缓存和32KB 片内指令高速缓存,通过CCU可以同时对指令Cache和数据Cache进行查询。CCU采用ASIC的全定制电路设计方法,使用先进的EDA设计工具进行逻辑设计与功能仿真。在设计上突破传统思想的约束,采用可重构技术降低Cache的功耗。所谓可重构技术是指系统中的硬件结构可以根据应用程序的需求进行重新配置。本课题中运用Cache重构技术对Cache的组织结构和数据存储方式进行改进和优化,通过在Cache中设置控制逻辑和选择合适的调整策略对Cache进行重构从而实现对Cache容量的动态调整,同时采用压缩的数据存储方式减少Cache的存取量,从而大大地降低了Cache 的动态功耗,附加晶体管的引入又有效地降低了静态功耗,仿真结果证明该技术可有效地降低数据快存和指令快存的功耗,使整个系统性能有所提高。出于本文涉及凝思公司技术机密,所以有关的技术细节未能详细阐述。敬请评委原谅。关键词:高速缓存:可重构技术;低功耗技术AbstractCachememoryisasoftwaretransparentfastmemorylayerbetweentheCPUandthemainmemory.Itissotransparent thatapplication developersdonotneed tothinkofitsexistence.Cachemenloryisconstructedwithhigh-speed static randon1accessmemory(SRAM),managedinaunitcalIedcacheline.ThecycletimeofSRAMcanbeasshortasafewnanoseconds.Thiskindofperformancecanmatchthespeedofmicroprocessorbusoperation.Thesizeofacachelineisusually afewprocessorwords.AlthoughSRAMisfast,itcoststoomuch.AbasicDRAMcellusesonetransistorwhileanSRAMcellusesfour.Withthehelpofacachememorya11memoryaccessrequests,wheneverpossible,takeplaceìncahcememory;mainmemory wiI1bereferredtoonlywhenitisnecessary.Sinceacachememorysystemcanreducetheneedformainmemoryaccess)ltgreatlyreducesthepotentialmemoryaccesscontentioninsharedmemoryMultiprocessorsystems.ItlocalizesmemoryaccessbyisolationCPUbustrafficfrommemorybustraffic.ThíspaperpresentsthelogiccircuitdesignofCCUforLX-1164CPUchip,forCCU)dataandinstructions缸estoredinseparat

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档