实验07集成触发器 (1).ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
验收要求 坐标纸上画出CP,Q0,Q1,Z的加法和减法时的波形图 在CP利用信号源的同步输出端输入1hz的脉冲信号,利用Q0,Q1,Z分别连接三个发光二极管控制发光二极管的亮灭。 下学期数字部分的综合实验内容 Xilinx FPGA BASYS2 实验板 Xilinx ISE 13.4 交通信号灯控制电路 * 集成触发器 实验目的 器件:4000系列4027、 4011、4023 测试方法: 时序逻辑的功能测试 示波器使用: 时序电路(计数器)的波形测量方法 实验内容 同步模4可逆计数器 * JK触发器的逻辑功能 MC14027 CD4027 SD RD Q /Q 0 0 0 1 1 0 1 1 J K Qn CP Qn+1 /Qn+1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 0 1 保持 置0 置1 翻转 逻辑功能: 输入分为2组 异步(直接) 同步 功能测试 ? J=K=0 SD= RD=0 * 实验内容:设计同步模4可逆计数器 M=0时,进行递增计数; M=1时,进行递减计数。 Z为进位或借位信号。 递增:Q0Q1 11-00时,z=1,z=Q0*Q1*CP 递减:Q0Q1 00-11时,z=1,z=Q0*Q1*CP * ? 时序电路(计数器)的波形测量方法 问题: 2. CP ? CH1,1Q ? CH2。触发信源选谁? 1. 观测3个以上的波形,应该如何操作? 3. 触发斜率应选上升沿还是下降沿? 两两比较… … 与谁比较? 应选择频率低的,即CH2 加计数器-上升沿;减计数器-下降沿 * 示波器的“触发” 触发 示波器何时开始显示波形 一旦触发被正确设定,它可以把不稳定的显示转换为有意义的波形 同步点 触发电平 触发水平位置 或左移、或右移 触发电平 * 触发的正确设定 —— 三要素 1.信源 3.触发斜率 2.触发电平 波形不稳的常见问题: 2.信源选择: CH1未加信号,信号?CH2,信源选择CH1 1.触发电平:在信号变化范围外 * 触发水平位置 触发电平 触发信源 触发电平的数字值 触发斜率 屏幕提示触发信息 308页 * 与触发有关的操作 TRIGGER LEVEL 3. SET LEVEL TO 50%(设为50%) 触发控制钮 1. LEVEL(电平) —— 改变触发电平值 正确操作:应使触发电平设在信号振幅范围内 2. MENU(菜单) —— 显示触发功能菜单 —— 将触发电平设在信号振幅范围的中点 * 边沿触发功能菜单 自动 触发方式 边沿 视频 斜率 信源 上升 CH1 耦合 直流 TRIGGER 触发类型 —— 一般选“边沿”触发 可选:上升沿触发、下降沿触发 内触发:CH1、CH2 外触发:EXT、EXT/5 交流线 —— 即50Hz工频信号 可选:自动、正常、单次触发 可选:直流、交流、噪音抑制、高频抑制、 低频抑制 * 注意事项 +5V 1.多余输入端处理方法——不能悬空?应按逻辑功能接VDD或Vss 2.CMOS电路的输入信号电压范围应满足VssViVDD VOH=VDD-0.05 VOL=VSS+0.05 * 芯片管脚图 MC14027 CD4027 MC14011 CD4011 MC14023 CD4023 510 W

文档评论(0)

wxc6688 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档