- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * (20)信号线(特别是关键信号线)换层时,换层过孔附近设计地过孔,减小信号回路面积。 (21)高速线不能跨越地层隔离。 (22)多层信号布线: 除器件和IC的引线外,不允许有额外的金属化孔。 器件必须固定在金属化孔上。 倾角相近的引线对安排在同一层,采用横竖(X,Y)布线技术。X/Y层成对地安排布线层。 (23)减小环路面积方法之一 (24)减少环路面积的方法之二 (25)减少环路面积的方法之三 (26)TVS管位置 7、关键电路的EMC设计模板 1)时钟信号沿的设计 2)时钟输出匹配的设计 3)时钟输出或驱动器器件的电源去藕设计 4)总线信号沿的设计 ◆对可编程的总线输出芯片,使用软件控制其沿的陡度 ◆对不可编程的芯片,采用的方法同时钟源。 5)总线阻抗输出阻抗匹配 6)单板输入电源的滤波设计(滤波电路的设计) ◆单板上有保护地时 ◆单板上无保护地时 7)关键IC的电源去藕设计 IC电源无去藕设计时的危害 IC电源的 去藕设计 8)开关电源干扰的抑制 (1)减小di/dt (2)切断耦合途径和控制辐射回路 (3)电源输出端的滤波设计 (4)在地线上加磁环抑制地线噪声电流 (5)减小回路面积,抑制差模辐射。并排走线,减小环路。 9)接口电路干扰抑制设计 接口电路接有外出电缆,共模辐射很大。 解决办法是:(1)改善接地设计,减小图中的Vp和VG。 (2)滤波设计 14)电源电路抗干扰设计 15) 面板拨码开关电路抗干扰设计 按键和开关回路的数据率很低,对器件的电容没有特殊要求,用普通的TVS阵列可以胜任。 谢谢!! * * * * * * * * * * * * * * * * 多层板布线策略: 第1层沿X方向走线,第3层沿Y方向走线,第4层沿X方向走线,以此类推。 直观来看,第1层和第3层是一对分层组合,第4层和第7层是一对分层组合,第8层和第10层是最後一对分层组合。 如果需要改变走线方向时,第1层上的信号线藉由“过孔”到第3层以后再改变方向。 信号走线方向变化时,藉由过孔从第8层到第10层或从第4层到第7层。 要确保信号的前向通路和回流之间的耦合最紧。 譬如,信号在第1层走线,回流在第2层且只在第2层走线。那麽,第1层上的信号即使藉由“过孔”转到了第3层,回流仍在第2层,可以保持低电感、大电容的特性以及良好的电磁屏蔽性能。 3)分层设计模板 (1)5/5规则 PCB分层时,时钟频率超过5MHz或上升时间小于5ns,使用多层板。 采用多层板设计,信号回路面积能够得到很好的控制。 (2)20H原则 (3)多层板 (4)关键信号层 (5)表面铺地层 (6)电源平面与地平面层 (7)相邻布线层 (8)相邻的电源平面层 层与层之间的耦合电容 5、PCB布局设计要点 (1)布局 (2)元器件位置 (3)振荡器靠近时钟IC,尽可能远离信号接口和低电平信号IC和印制线。 (4)负载端增设缓冲器或串联电阻,降低印制线上的驱动电流。 (5)IC不是相互非常接近时,增加去耦电容的数目。 每个IC至少有一个去耦电容,优选贴片电容 优先使用一个低值电容(0.01~0.1μF)与一个高值电容(1~10μF)相并联。 (6)减少同时改变状态的信号线数目,减少内部包含同时改变状态器件的IC的数目。 (7)布置快速、中速和低速逻辑电路 (8)多种模块电路在同一PCB上放置 (b)正确的 电源模块安排 (a) 错误的电源模块安排 (9)较大电流变化的单元电路和器件 储能电容和高频滤波电容的位置 (10)数字电路的滤波电容 滤波电容的位置差异 (11 )电源输入口的滤波电路 (12)接口电路的滤波、防护及隔离器件 (13)晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。 它们的干扰会直接向外辐射,或在外出电缆上耦合出电流向外辐射。 (14)敏感电路或器件 敏感电路或器件(如复位电路、WATCHDOG电路等)远离单板边缘,特别是单板接口侧边缘至少1000mil。 单板接口地方最易被外来干扰(如静电)耦合。 复位电路、看门狗电路等敏感电路极易引起系统的误操作。 (15)始端串联匹配电阻靠近信号输出端放
您可能关注的文档
最近下载
- 华为EMC设计指南.pdf VIP
- 《导光管采光技术》课件.pptx VIP
- DB15_T 2383-2021 草原生态修复监测评价指标分类.docx VIP
- (2025秋新版)人教版二年级数学上册《 分类与整理第4课时 练一练》PPT.pptx VIP
- 消防工程维保、检测、消防安全评估公司公示内容-工作流程.docx VIP
- 2025至2030船用推进发动机行业发展研究与产业战略规划分析评估报告.docx VIP
- 《七律二首 送瘟神》教案- 2023-2024学年高教版(2023)中职语文职业模块.docx VIP
- 福建普通高中新课程思想政治学科教学指导意见.DOC
- 感染病病原体耐药机制.pptx VIP
- 【历年真题】2019年10月02134信息系统设计与分析自考试卷(四川含答案).docx VIP
文档评论(0)