- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子思考和练习题答案
思考与练习题3
1.基础知识部分
3.1选择题
1.一个触发器可记录一位二进制代码,它有(C )个稳态。
A.0 B.1 C.2 D.3 E.4
2.对于D触发器,欲使,应使输入D=(C )。
A.0 B.1 C.Q D.
3.对于JK触发器,若J=K,则可完成(C )触发器的逻辑功能。
A.RS B.D C.T D.Tˊ
4.欲使JK触发器按工作,可使JK触发器的输入端( A )。
A.J=K=0 B.J=Q,K= C.J=,K=Q D.J=Q,K=0 E.J=0,K=
5.欲使JK触发器按工作,可使JK触发器的输入端(A )。
A.J=K=1 B.J=Q,K= C.J=,K=D.J=Q,K=1 E.J=1,K=Q
6.同步计数器和异步计数器比较,同步计数器的显著优点是(A )。
A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制
7.下列逻辑电路中为时序逻辑电路的是( C )。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器
8. N个触发器可以构成最大计数长度(十进制数)为(D )的计数器。
A.N B.2N C. D.
9.同步时序电路和异步时序电路比较,其差异在于后者( B )。
A.没有触发器 B.没有统一的时钟脉冲控制
C.没有稳定状态 D.输出只与内部状态有关
10.一位8421BCD码计数器至少需要( B )个触发器。
A.3 B.4 C.5 D.10
11.具有记忆和存储功能的电路属于时序逻辑电路, 故 A 、 B 、 D 电路是时序逻辑电路。
a. 触发器; b. 寄存器; c. 多位加法器; d. 计数器; e. 译码器; f. 数据选择器
12.脉冲整形电路有 C 。
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.555定时器
13.多谐振荡器可产生 B 。
A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波
14.石英晶体多谐振荡器的突出优点是 C 。
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭
3.2判断题(正确打√,错误的打×)
1.D触发器的特性方程为,与无关,所以它没有记忆功能。(× )
2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)
3.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。(×)
4.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(×)
5.同步时序电路由组合电路和存储器两部分组成。(√ )
6.时序电路不含有记忆功能的器件。(×)
7.同步时序电路具有统一的时钟CP控制。( √ )
8.采用或触发器也可用来构成移位寄存器。(× )
9.十进制计数器,除了采用8421编码或5421编码形式外,也可采用2421码、余3码和格雷码等其它形式的编码。(× )
10.用反馈清零法或反馈置数法实现任意进制计数器必须采用二进制计数器芯片,而不能采用十进制计数器芯片。(× )
11.施密特触发器可用于将三角波变换成正弦波。(× )
12.施密特触发器有两个稳态。(√ )
13.多谐振荡器的输出信号的周期与阻容元件的参数成正比。( √ )
14.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。(× )
15.施密特触发器的正向阈值电压一定大于负向阈值电压。(√)
3.3填空题
1.一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入= 0 且= 0 的信号。
2.触发器有两个互补的输出端Q、,定义触发器的1状态为 Q=1 ,0状态为 Q=0 ,可见触发器的状态指的是 Q 端的状态。
3.若一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 。
5.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。
6.时序逻辑电路按照其触发器是否有统一的时钟控制分为 同步 时序电路和 异步时序电路。
7.计数器按计数增减趋势分,有 加计数器 、 减计数器 和可逆计数器。
8. 计数器按触发器的翻转顺序分,有 同步 和 异步 计数器。
9. 一个五进制计数器也是一个 五 分频器。
2.应用能力部分
3.4试画出如图3-83(a)所示电路的
您可能关注的文档
最近下载
- 2025年北京市中考道法真题卷含答案解析 .pdf
- F-DZW智能型电动执行机构说明书.pdf
- 江苏省南京市2026届高三上学期9月学情调研试题 地理试卷含答案.docx VIP
- 信息技术-脑机接口行业深度报告:脑机接口,未来正在到来.docx VIP
- 成立婚介公司商业可行性研究报告.docx VIP
- 最新重庆中考英语答题卡模板.docx VIP
- 2025至2030中国婚介网站行业发展趋势与产业运行态势及投资规划深度研究报告.docx VIP
- 重庆中考英语答题卡模板.docx VIP
- 战舰与海战(中国人民解放军海军指挥学院)网课期末考试答案.pdf
- 浙教版九年级上册科学 第1章 物质及其变化 单元测试卷(含解析).pdf VIP
文档评论(0)