- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计多彩灯控制器
《EDA技术与VHDL》课程设计
多路彩灯控制器
院 系 电子信息工程学院
班 级 10通信工程1班
姓 名 尹星
学 号 1008431113
2013 年 6 月
多路彩灯控制器
摘 要
随着EDA技术发展和应用领域的扩大与深入,EDA技术在电子信息、通讯、自动控制及就算几应用等领域的重要性突出,随着技术市场与人才市场对EDA的需求不断提高,产品的市场需求和市场的要求也必然会反映到教学领域和科研领域中来,因此学好EDA技术对我们有很大的一处,EDA是指以计算机为工具,在EDA软件平台上,根据设计描述的源文件,自动完成系统的设计,包括编译、仿真、优化、综合、适配以及下载。
多路彩灯控制器通过对应的开关按钮,能够控制多个彩灯的输出状态,组合多种变幻的灯光闪烁,它被广泛应用到节目庆典、剧场灯光,橱窗装饰中。
关键字:EDA;多路彩灯;VHDL
目录
1 引言 1
1.1 课程设计的目的和意义 1
1.2 课程设计内容及要求 1
2 设计方案 1
3 模块设计 2
3.1 时序控制模块 2
3.2 显示控制电路 3
3.3 总体模块框图 3
4 模块程序 4
4.1 时序控制电路模块程序 4
4.2 显示模块电路程序 5
4.3 顶层模块设计程序 6
5 仿真波形 6
5.1 时序控制模块仿真波形 6
5.2 显示模块仿真波形 7
6 试验总结 7
7 心得体会 8
8 参考文献 8
1 引言
1.1 课程设计的目的和意义
巩固所学的专业技术知识,培养学生综合运用所学知识与生产实践经验,分析和解决工程技术问题的能力,培养初步的独立设计能力;通过课程设计实践,了解并掌握一般的综合设计过程,训练并提高学生在理论计算、结构设计、工程绘图、查阅设计资料、运用标准与规范和应用计算机等方面的能力,更好地将理论与实践相结合,提高综合运用所学理论知识独立分析和解决问题的能力。再设计完成后,还要将设计的电路进行安装、调试,加强我们的动手能力。在此过程中培养从事设计工作的整体观念。通过课程设计学习掌握适用EDA软件QUARTUS,电路描述,综合,模拟仿真过程。同时掌握EDA的VHDL语言。
1.2 课程设计内容及要求
设计一个多路彩灯控制器,能够在6种不同的彩灯花型之间进行循环变化,并可设置花型变化的节奏,且可进行复位。要求给出系统总体组成框图,设计思路,完成以上模块的VHDL实现及功能仿真,顶层文件及整体仿真。
2 设计方案
整个系统有三个输入信号,分别为由系统晶振产生的时钟信号CLK脉冲,控制快慢的信号C,复位清零信号RESET,输出信号是8路彩灯输出状态。系统框图如图1-1:
图1-1
主要模块有时序控制电路模块和显示电路模块,时序控制电路实现的功能是产生和的时钟信号,原理是根据输入信号的设置得到相应的输出信号,并将此信号作为显示电路的时钟信号;显示电路输入时钟信号的周期,有规律的输出设定的六种彩灯变化类型。
3 模块设计
3.1 时序控制模块
时序控制模块是本程序的时钟信号选择模块,它的功能是产生输入脉冲的分频脉冲信号和分频脉冲信号,以此控制八路彩灯的快慢节奏变化。时序控制模块在本电路中起着至关重要的作用,它以彩灯闪动快慢节奏的变化实现了多路彩灯绚丽多彩的花型节奏变化。
时序控制电路的模块框图如图1-2所示,CLK为输入时钟信号,电路在时钟上升沿变化;RESET为复位清零信号,高电平有效,一旦有效时,电路无条件的回到初始状态;C为频率快慢选择信号,低电平节奏快,高电平节奏慢;CQ为输出信号,RESET有效时输出为零,否则,随C信号的变化而改变。
图1-2 时序控制电路模块框图
我们假设时序控制电路所产生的控制时钟信号的快慢两种节奏分别为输入时钟信号频率的1/4和1/8,因而输出时钟控制信号可以通过对输入时钟的计数来获得。当C为低电平时,输出没经过两个时钟周期进行翻转,实现四分频的快节奏;当C为高电平时,输出每经过四个时钟周期进行翻转,实现八分频的慢节奏。
3.2 显示控制电路
显示控制电路的模块框图如图1-3所示,输入信号clk和clr的定义与时序控制电路一样,输入信号led[7...0]能够循环输出8路彩灯6种不同状态的花型。
图1-3 显示控制电路模块框图
多路彩灯在多种花型之间的转换可以通过状态机实现,当复位信号clr有效时,彩灯恢复初始状态s0,否则,每个时钟周期,状态都将向下一个状态发生改变,并对应输出的花型,这里的时钟周期即时时序控制电路模块产生的输出信号,它根据control信号的不同取值得到两种快慢不同的时钟频率。
3
您可能关注的文档
最近下载
- GB_T 9441—2021《球墨铸铁金相检验》标准解读.pdf VIP
- 西师大版六年级上册数学第一单元 分数乘法 测试卷带答案下载.docx VIP
- 3篇关于全国质量月活动策划方案.docx VIP
- 青岛版(五四制)(2024)科学一年级下册4 制作方向辨识盘 教学设计.docx VIP
- 2025北京海淀高一(下)期末英语试卷含答案.pdf VIP
- 5.3《阳燧照物》(教案)-【中职专用】高二语文(高教版2023拓展模块下册).docx VIP
- 基于Matlab的智能家居照明控制系统的设计.doc VIP
- 关于IPRAN特性与实现.ppt VIP
- 2025零碳园区建设方案.docx
- 建筑工程图集 12S108-2:真空破坏器选用与安装.pdf VIP
文档评论(0)