EDA设计报告数秒表设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计报告数秒表设计

JIU JIANG UNIVERSITY 数字逻辑系统 课程设计报告 设计课题: 数字秒表设计 专 业: 电子信息工程 班级学号:        学生姓名: 指导教师: 设计时间: 2012-12-24——2012-12-28 数字秒表 设计任务与要求 1.1、设计出的是一个能够精确反映计时时间,且具有复位、计时、暂停功能的数字秒表,老师要求是计下的时间存储下来并能以后调出显示出来。 1.2、设计的秒表输入脉冲为3MHz,秒表的最大计时范围为1h,精确度为0.01s,其度量单位有0.1s、1s、1min等档位,并且各档位可实现进位。 方案设计及主要技术思路 2.1、方案一:用LED灯来显示计数结果。 将系统分为四个模块,分别为:顶层模块程序、3MHz---100Hz分频模块、十进制计数器模块、六进制计数器模块。 顶层模块:由于十进制计数模块和六进制计数模块会产生计数溢出信号,而这些溢出信号有可能作为下一计数模块的时钟输入脉冲,因此需要使用一个顶层模块将这些基本模块通过元件调用与映射的关系进行有机结合。 分频模块:就是实现3MHz到100Hz的分频,实体定义3MHz时钟频率输入端和100Hz的时钟脉冲输出端。 十进制计数器模块:用来实现0.01s、0.1s、1s和1min单位单元的计数。 六进制计数器模块:用来实现10s、10min为单位单元的计数。 2.2、方案二:用数码管来显示计数结果。 将系统分为六个模块,分别为:3MHz-100Hz分频模块、48MHz-1KHz分频模块、十进制计数模块、六进制计数模块、锁存模块、数码管显示模块。 3MHz-100Hz分频模块:由于系统的精度是0.01s,因此要设置周期为100Hz的时钟脉冲。又因为数字秒表输入的脉冲为3MHz,所以外界每输入3000Hz的脉冲系统就输出一个频率,这时频率的时间周期刚好为0.01s,还有就是实现48MHz—1KHz的功能给显示模块时钟信号的,而分频模块就是完成这样的功能。 48MHz—1KHz分频模块:用于数码管显示的分频,使计数显示更清晰、更准确。 十进制计数器模块:用来实现0.01s、0.1s、1s和1min单位单元的计数。 六进制计数器模块:用来实现10s、10min为单位单元的计数。 锁存模块:用来实现计数的锁存,功能实现就是实现计数的暂停。 数码管显示模块:用数码管来精确显示计数结果。 2.3、优劣分析及方案选定 LED灯显示是以二进制的形式显示出来的,而数码管则直接显示数字,所以数码管显示来的更直观,再一个方案一涉及到元件例化语句,各分模块要实现元件调用和映射。由于本人对元件例化语句不熟,所以方案一不考虑。所以我选用方案二来完成本设计。 2.4 采用的硬件平台及主要技术 本设计采用的硬件平台是编程片上系统,简称SOPC。主要技术有以处理器和实时多任务操作系统(RTOS)为中心的软件中心技术、以PCB和信号完整性分析为基础的高速电路设计技术。 模块设计过程 3.1、3MHz-100Hz分频模块的设计 实现3MHz—100Hz的分频,模块图 程序代码: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity szmb3 is port(clk_3m:in std_logic; clk_100:out std_logic);--定义输入输出端口,输入为3MHz,输出为100Hz end szmb3; architecture one of szmb3 is signal clk_100_r:std_logic; signal count:integer range 0 to 10#15000#;--用于计数 begin process(clk_3m) begin if clk_3mevent and clk_3m=1 then --上升沿 if count=10#15000# then count=0;clk_100_r=not clk_100_r;--当count=10#1500#时,本身取反,输出为零 else count=count+1;--计数加一 end if; end if; end process; clk_100=clk_100_r; e

文档评论(0)

linjuanrong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档