竞赛小组概况小组主要成员基本情况成员专业从事的课题.DOCVIP

竞赛小组概况小组主要成员基本情况成员专业从事的课题.DOC

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
竞赛小组概况小组主要成员基本情况成员专业从事的课题

一、竞赛小组概况 1.小组主要成员基本情况 成员专业从事的课题电子邮件darlingbbx@ 谢海潮 计算机 智能设备与通信 Xiehaichao.good@ 姚冲 计算机 嵌入式软件 y_chong@163.com 郑伟 计算机 嵌入式系统 neubufafoi@163.com 项目负责人:2.简述小组成员技术背景 对CPLD/FPGA的了解程度熟练掌握的硬件设计工具熟悉的嵌入式系统以二、项目背景及可行性分析 项目名称、项目的主要内容及目前的进展情况三、项目实施方案 FPGA中实现的DSP部分,为下一步数字信号处理做准备。电路部分为本系统的核心部分,为了节省FPGA的资源和提高解调频率,电路中使用FPGA控制DA输出及AD输入的时序,提高扫描速度。FPGA控制DA输出三角波电压,经电压放大和功率放大产生F-P滤波器的控制电压;FPGA同步激励信号采集部分,完成数字信号采集;一个测量周期结束,FPGA产生中断,将数据传输至其DSP部分。数据在DSP部分被处理变换,核心算法在此部分运行。FPGA的控制部分负责维护人机交互界面,响应用户的视图需求,对系统的功耗进行管理,连接其它闭环控制系统,并提供数据库和Internet远程访问功能。 四、项目实施进度规划 可以用文字、表格或图表等各种方式表示 主要工作 时间 达到的目标 需要的资源 计划书 实施阶段1 9月30日前 混沌加密算法实现 Spartan-3E 实施阶段2 12月1日前 多级SE网络的控制 Spartan-3E 实施阶段3 08年1月前 核心控制模块敲定 Spartan-3E 测试 综合报告 答辩 五、需要的其它资源 .测试设备 万用表、示波器、逻辑分析仪等.方针、开发工具 闭环控制系统 FPGA预处理 FPGA实现DSP部分 四路ADC LAN LCD DAC 电压调理电路 三角波整流,放大 光路部分

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档