基于并行口EP模式的波形发生器的设计.docVIP

基于并行口EP模式的波形发生器的设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于并行口EP模式的波形发生器的设计

基于并行口EPP模式的波形发生器的设计 电信0203 张绪波 012002008927 并行口相比于串行口,由于数据并行传输,所以我们可以获得比串行数据传输的要快的多的数据传输速率,而且更加简单易行。常用的并行口工作模式有SPP,EPP,ECP。其中EPP模式以传输速率较高,操作简单的特点,下面要介绍的波形发生器就是基于EPP模式的。 EPP模式的介绍 .EPP模式下的引脚 EPP模式的读写周期。 EPP的读写可以分为数据的读写和地址的读写。其读写周期如下: 1.地址写周期如下: 2.地址读周期如下: 3.数据写周期如下: 4.数据读周期如下: 从这些读写周期中不然看出通过用Data strobe和Write的组合,就可以得到地址读写,数据读写的信号。 具体的实现如下: 有一个地方要注意到:NWAIT表示的是是否可以开始数据传输,如过外设不产生应答信号,那么我们必须自己产生握手信号,这就是为什么在上面的电路中NWAIT要那么接的原因所在。 3.EPP模式下个寄存器 由于EPP模式兼容SPP模式,所以向在EPP模式下向SPP寄存器中写数据时的信号周期和SPP模式下的是一模一样。但是如过外设的设计是与EPP模式接口,那么数据必须从EPP地址,数据寄存器中读写。 硬件电路的设计。 对于波形发生器,不难想到它由如下几个部分组成: 存储器: 用来记录波形数据。 地址产生器:用来按一定的时间周期产生地址信号,读出波形存储器中的数据。 波形变换器:将数字信号变换成模拟信号。 控制接口:用来初始化各个部分,并且控制外部硬件的工作时序。 要通过并行口和外部硬件接口,应该尽量的利用EPP模式中的读写时序关系来简化设计。 在对硬件电路中各个单元电路进行初始化时分成两步:首先选择并使能相应的单元点路,然后按照,该单元电路的初始化时序来初始化该单元电路。 为了达到这个目的,可以利用EPP模式中的数据读写,和地址读写来达到目的。 下面分别介绍各个部分。 1.外部硬件与并口的借口电路如下: 按照前面所说的步骤,首先通过地址写操作,通过74LS273可以选折使能所要选择的单元电路,然后通过数据读写通过74LS245来初始化单元电路和获取数据。从图中可以看到74LS245的使能信号是2Q, 方向信号是DATA_RD, 当数据读时DIR为0(其实是下跳)。 这是可以从外部硬件中读取数据,而当时数据写是,DATA_RD为高电平,DIR为1,数据从并口到外部硬件(当然要先通过Q2使能74LS245)。 2.地址发生器电路。 通过对可编程计数器8253的作用可以产生定时记述脉冲,近而产生地址。 通过图中A1A0的结发就知道它是使用计数器0的了。 3.存储器电路。 存储器电路主要会涉及到如下几个问题: 存储器的地址产生。 存储器的数据输入输出。 存储器读写的逻辑控制。 在初始化RAM时,首先应该写入RAM的地址(有锁存器),然后再写入数据。并且只用到了256个存储单元,电路图如下: 4.波形产生部分 下面来对Q0到Q7的功能作一个小结。 Q0 :未定义。 Q1 :未定义。 Q2 :未定义。 Q3 :DAC使能,DAC输入缓冲器使能,使能地址发生器输出缓冲器, 373高阻态使能。 Q4 :8253片选使能。 Q5 :8553 A0A1为1(Q5为0时,选择控制字), A0A1为1(Q5为1时,选择计数器0)。 Q6 :SRAM的OE 使能。 Q7 :SRAM片选使能(为0时 ),以及373地址锁存使能(与取反的DATASTB相与)。 软件设计。 Windowsxp ,2000,以及NT下是不推荐直接对硬件进行访问的,可以通过WINDOWS DDM 写硬件驱动来达到目的。 我选择的是别人已经写好的一个驱动,IO.DLL. 这个dll的函数声明如下: #include windows.h typedef void (WINAPI *PORTOUT) (short int Port, char Data); typedef void (WINAPI *PORTWORDOUT)(short int Port, short int Data); typedef void (WINAPI *PORTDWORDOUT)(short int Port, int Data); typedef char (WINAPI *PORTIN) (short int Port); typedef short int (WINAPI *PORTWORDIN)(short int Port); typedef int (WINAPI *PORTDWORDIN)(short int Port); typedef void (WINAPI *SETPORTBIT

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档