数字电路补充题及答案.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路补充题及答案

第一章 逻辑代数基础 1.数制转换计算题 (1)(74.3 )8=( )10 (2)(45.24 )10=( )2 精确到小数点后6位 (3)(110101.11 )2=( )16 (4)(71.45 )8=( )16 (5)(010110000111 )8421BCD=( )8 答案:(1)60.375(2)101101.001111(3)35.C(4)39.94(5)1113 第一章 逻辑代数基础 2.用公式法将逻辑函数化简 (1) (2) (3) (4) (5) 答案:(1)(2)(3)(4)(5) 第一章 逻辑代数基础 3.用卡诺图法将逻辑函数化为最简与或式 (1) (2) (3) (4) 答案:(1)(2)(3)(4) 门电路 1.如图所示: (1)电路均为TTL电路,试写出各个输出信号的表达式。 (2)电路若改为CMOS电路,试写出各个输出信号的表达式。 答案:(1),,,(2),,, 门电路 2.已知TTL反相器的电压参数为VIL(max)=0.8V,VOH(min)=3V,VTH=1.4V,VIH(min)=1.8V,VOL(max)=03V,VCC=5V,试计算其高电平噪声容限VNH和低电平噪声容限VNL。 答案:VNL= VIL(max) - VOL(max)=0.5V,VNH= VOH(min) - VIH(min) =1.2V。 门电路 3.欲使一个逻辑门的输出vO,能作为它的另一个门输入vI,良好地驱动它,则其高、低电平值必须满足下述那个条件。 A.VOH>VIH和VOL>VIL;B.VOH<VIH 和VOL>VIL;C.VOH<VIH 和VOL<VIL;D.VOH>VIH 和VOL<VIL. 答案:D。 门电路 4.TTL门电路如题图所示,已知门电路参数IIH/IIL=25μA /-1.5mA,IOH/IOL=-500μA/12mA。 (1)求门电路的扇出系数NO; (2)若电路中的扇入系数NI为4,则扇出系数NO又应为多少? 答案:(1)NO=8(2)NO=5 门电路 5.试对题图所示两种TTL门电路,画出它们在所示A、B、C等输入信号作用下的输出波形。 答案: 第三章 组合逻辑电路 1.分析题图所示逻辑电路,已知S1﹑S0为功能控制输入,A﹑B为输入信号,L为输出,求电路所具有的功能。 答案: S1S0 =00,;S1S0 =01,;S1S0 =10,,S1S0 =11,。 第三章 组合逻辑电路 2.设计以下3变量组合逻辑电路: (1)判奇电路。输入中有奇数个1时,输出为1,否则为0。 (2)判偶电路。输入中有偶数个1时,输出为1,否则为0。 (3)一致电路。输入变量取值相同时,输出为1,否则为0。 (4)不一致电路。输入变量取值不一致时,输出为1,否则为0。 (5)被3整除电路。输入代表的二进制数能被3整除时,输出为1,否则为0。 (6)A,B,C多数表决电路。有2个或2个以上输入为1时,输出为1,否则为0。 答案:列出真值表 输入 判奇电路 判偶电路 一致电路 不一致电路 被3整除电路 多数表决电路 A B C 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 0 1 0 1 1 0 1 0 0 0 0 0 0 1 0 1 1 1 1 1 1 0 1 0 0 1 0 0 1 0 0 0 0 1 0 1 1 1 求输出函数并化简(略),逻辑图(略)。 亦可用74138或74151分别实现。 第三章 组合逻辑电路 3.用74138和74151和少量与非门实现组合逻辑电路。当控制变量C2C1C0=000,F=0;C2C1C0=001,F=ABC;C2C1C0=010,F=A+B+C;C2C1C0=011,F=;C2C1C0=100,F=;C2C1C0=101,F=;C2C1C0=110,F=AB+AC+BC;C2C1C0=111,F=1。 【解题方法指导】在使能条件下74138的每一个输出都是对应最小项的非,在使能条件下74151的输出是对应输入数据。因此将控制变量C2C1C0作为数据选择器的数据选择信号,则输入数据为输出函数,这些函数由三线/八线译码器经与非门组合提供。 答案:D0=0,D1=ABC=,D2=A+B+C=,D3==,D4==, D5==,D6= AB+AC+BC=,D7=1。得逻辑图如图所示。 第三章 组合逻辑电路 4.试用中规模器件设计一并行数据监测器,当输入4位二进码中,有奇数个1时,输出F1为1;当输入的这4位二进码是非8421BCD码时,F2为1,其余情况F1、F2均为0。 答案: (1)列出真值表 (2)写出逻辑表达式 (3)画电

文档评论(0)

linjuanrong + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档