- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TECXP流水CPU设计——基本部分设计答辩PPT
基于TEC-XP的流水CPU设计;课题背景;课题目的;系统的设计方案;设计的主要内容;一、确定指令功能与格式;每个阶段的功能如下:
1、取指令阶段(InstructionFetch)
在这个阶段中,CPU从指令内存中取出地址为PC的指令,并保存到指令寄存器中。
2、指令译码阶段(InstructionDecode)
在这个阶段中,在指令寄存器中保存的指令送入Decode Unit进行分析,生成指令执行所需的控制信号,同时从RegisterFile中读出指令需要的寄存器操作数的值。
3、指令执行阶段(Execution)
在这一阶段中,ALU执行算术、逻辑以及移位等操作。对于访问内存的指令,要在这一阶段计算出访存的地址。
4、访存阶段(Memory)
访存指令lw、sw在这一阶段访问内存。
5、写回阶段(WriteBack)
这一阶段将通过ALU计算或者访问内存得到的新的寄存器的值写入RegisterFile中。
;二、指令执行步骤;三、运算器模块;四、运算选择器模块;五、PC加法器模块;六、IFID模块;运算器模块的仿真与调试;教学机测试结果;课题中存在问题的改进意见;谢谢指导
文档评论(0)