全新架构地全数位式无类比锁相倍频电路Create DLL circuit.pptVIP

全新架构地全数位式无类比锁相倍频电路Create DLL circuit.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
全新架构地全数位式无类比锁相倍频电路Create DLL circuit

全新架構的全數位式無類比鎖相倍頻電路 Create DLL circuit and Multiple frequency with VHDL or VERILOG in CPLD,FPGA or ASIC 授課教授 : 陳永耀 博士 學生 : 藍浩濤 電機所控制組 OUTLINE Abstract Purposes of DLL DLL Definition and Principle Circuit Design with VHDL in CPLD and FPGA Flowchart Simulation Wave for Lattice CPLD Experimental Results on Oscilloscope Conclusions Simulation Waves for Lattice CPLD Lattice 2032VE-110 Lattice 2064VE-100 Lattice M4A3-256/100 Altera EPM7032LC44-6 Conclusions 鎖相只需一個 延遲時間(only one locking time) 只有靜態耗電,沒有動態耗電 可輕易的實現於CPLD,FPGA,ASIC Fully IP 無Jitter 完全沒有類比電路,也不需要IC外部的電阻電容或者是電感 無VCO 內部震盪器 * * Abstract DLL usually implements with logic and analog circuit in ASIC design. CPLD and FPGA are logic devices,and must design DLL or PLL to implement in devices design first. Could we create a simple DLL circuit with VHDL or Verilog implementing in CPLD, FPGA or ASIC ? Purposes of DLL ADC and DAC CPU design Single chip design SOC design DDR design Wireless circuit DSP DLL definition and principle DLL ( Delay Lock Loop ) Circuit design with VHDL in CPLD and FPGA Flowchart Language Description RTL ( Register Transfer Level) Transfer to RTL format Cell Mapping Optimal circuit Netlist of circuit Auto Compiler Flow in CPLD and FPGA Lattice 2032VE-110 Lattice 2032VE-110 Lattice 2064VE-100 Lattice M4A3-256/100 Altera EPM7032LC44-6 Experimental Results on Oscilloscope Lattice M4A3-256/160-10YC 及電路板實際外觀 Lattice 2064VE-100LT100 及電路板實際外觀 Lattice M4A3-256/160-10YC 延遲的輸出波形 Lattice M4A3-256/160-10YC 倍頻的輸出波形 Lattice 2064VE-100LT100 鎖相的輸出波形 Lattice 2064VE-100LT100 鎖相的輸出波形 Lattice 2064VE-100LT100 延遲的輸出波形 Lattice 2064VE-100LT100 鎖相的輸出波形 Lattice 2064VE-100LT100 鎖相的輸出波形 Lattice 2064VE-100LT100 倍頻的輸出波形 Lattice 2064VE-100LT100 延遲的輸出波形 儀器誤差+電路板誤差+測試棒誤差+測試棒接點電阻延遲誤差+電路板RC延遲誤差 = 900ps

文档评论(0)

ldj215323 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档