2-10下第1篇.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本次课主要内容 1.1 8086(88)CPU (重点) ◇8086CPU引线及功能 (书1.1.3 1.1.4) ◇8086CPU内部结构 (书1.1.5) ◇存储器寻址 (书1.1.6) 第1章:教学要求 1.1 (重点) 8086(88)CPU 微型计算机组成及各部分功能 8086CPU内部结构 (书1.1.5) 存储器寻址 (书1.1.6) 8086CPU引线及其功能 (书1.1.3 1.1.4) 8086CPU的工作时序 (书1.1.7) 系统总线的形成 (书1.1.8) 1.2 (一般了解,要求掌握寄存器) 80x86发展过程及奔腾处理器 1.3 (一般了解) 上次课回顾 -----与前面所学知识的衔接 汇编语言程序员看到的硬件 中央处理单元 CPU(Intel 80x86) 对汇编语言程序员,最关心其中的寄存器 内存(主存储器 ) 呈现给汇编语言程序员的,是主存储器地址 存储器地址是存储器中存储单元的编号 外部设备(接口电路) 汇编语言程序员看到的是端口(I/O地址) 系统总线 总线是指传递信息的一组公用通信线(公共通道) 微机系统采用“总线结构”连接系统功能部件,具有组态灵活、扩展方便的优势 总线信号可分成三组 地址总线AB:传送地址信息 输出将要访问的内存单元或I/O端口的地址 地址线的多少决定了系统直接寻址存储器的范围 数据总线DB :传送数据信息 CPU读操作时,外部数据通过数据总线送往CPU CPU写操作时,CPU数据通过数据总线送往外部 数据线的多少决定了一次能够传送数据的位数 控制总线CB :传送控制信息 协调系统中各部件的操作,有输出控制、输入状态等 控制总线决定了系统总线的特点,例如功能、适应性等 总线还有电源、地线等其他辅助信号 上次课回顾结束 一.8086(88)CPU的引线及其功能 1. 引脚信号(引线)概述 信号的功能 用英文单词或英文缩写表示引脚名称 信号的流向 处理器输出到外部,从外部输入到处理器内部 有效方式 低电平、高电平有效,上升沿、下降沿有效 高电平和低电平都有效 三态能力 高阻状态放弃对引脚的控制 其他设备控制该引脚 引脚信号的功能示意 2. 8086(88)CPU的引脚信号 8088CPU外部特性表现在其引脚信号上,学习时请特别关注以下几个方面: ⑴ 引脚的功能 ⑵ 信号的流向 ⑶ 有效电平 ⑷ 三态能力 8086CPU的引脚信号 处理器的外部特性表现在它的引脚信号上 可以分成三类信号 16位数据线:D0 ~ D15 20位地址线:A0 ~ A19 控制线: ALE、M/IO*、WR*、RD*、READY INTR、INTA*、NMI,HOLD、HLDA RESET、CLK、Vcc、GND 8086的引脚图 40个引脚 8086的两种工作模式 构成两种不同规模的应用系统,两种组态的不同只是反映在外部引脚上,内部工作方式一样 两种工作模式利用MN/MX*引脚区别 MN/MX*接高电平为最小工作模式 MN/MX*接低电平为最大工作模式 最小模式 构成小规模的应用系统 8086本身提供了系统所需要的全部控制信号 最大模式 构成较大规模的应用系统 8086需要配合其他芯片形成控制信号,但可以连接数值协处理器、I/O协处理器等构成多处理器系统 8086最小模式下的引脚信号 分类学习这40个引脚(总线)信号 地址/数据信号 AD15~AD0(Address/Data) 地址/数据分时复用引脚,共16个引脚 单向输出地址总线,双向数据总线,三态输出 A19/S6~A16/S3(Address/Status) 地址/状态分时复用引脚,4个三态输出信号 输出高4位地址、状态信号 BHE*/S7(Byte High Enable/Status) 高字节允许/状态分时复用引脚,三态输出信号 输出低有效表示传送高字节数据,状态信号 读写控制信号 ALE(Address Latch Enable) 地址锁存允许,三态、输出、高电平有效 高有效时,表示复用引脚AD15 ~ AD0和A19/S6 ~ A16/S3正在传送地址信号 由于地址信息在这些复用引脚上出现的时间很短暂,所以系统可以利用ALE引脚将地址锁存起来 M/IO*(Memory/Input and Output) 访问存储器或者I/O,三态、输出、高低电平均有效 高电平(M),表示处理器访问存储器 这时地址总线A19 ~ A0提供20位存储器地址 低电平时(IO*),表示处理器访问I/O端口 这时地址总线A15 ~ A0提供16位I/O口地址 WR*(Write) 写控制,三态、输出、低电平有效 有效时,表示处理

文档评论(0)

187****5045 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档