计算机组成原理课设定点补码一位乘法器设计.docVIP

计算机组成原理课设定点补码一位乘法器设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理课设定点补码一位乘法器设计

课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:定点补码一位乘法器的设计 院(系):计算机学院 专 业:计算机科学与技术 班 级:***** 学 号:***** 姓 名:***** 指导教师:***** 完成日期:2006年12月31日 目 录 第1章 总体设计方案 1 1.1 补码乘法器设计原理 1 1.2 设计思路 2 1.3 设计环境 3 第2章 详细设计方案 4 2.1 补码乘法器电路图的设计与实现 4 2.1.1 补码乘法器设计 4 2.1.2 器件的选择与引脚锁定 5 2.1.3 编译、综合、适配 5 2.2 功能模块的设计与实现 6 2.2.1 两输入三选一选择器模块的设计与实现 6 2.2.2 半加器模块的设计与实现 7 2.3 仿真调试 8 第3章 编程下载与硬件测试 10 3.1 编程下载 10 3.2 硬件测试及结果分析 10 参考文献 12 第1章 总体设计方案 1.1 补码乘法器设计原理 原码乘法的主要问题是符号位不能参加运算,单独用一个异或门产生乘积 的符号位,故自然提出能否让符号数字化后也参加乘法运算,补码乘法就可以实现符号位直接参加运算。 布斯(Booth)算法它采用相加和相减的操作计算补码数据的乘积Booth算法对乘数从低位开始判断,根据两个数据位的情况决定进行加法、减法还是仅仅移位操作。Booth算法操作表示 S0 S1 操作 说明 0 0 无 处于0串中,不需要操作1串的结尾减x1串的开始无处于1串中,不需要操作判断的两个数据位为当前位及其右边的位(初始时需要增加一个辅助位0),移位操作是向右移动。判断被乘数中的最低位以及右边的位(辅助位0)00,则只进行移位操作;减法操作并移位,这个减法操作相当于减去2的值;yn+1 。开始时,由 ynyn+1 判断第一步该怎么操作;然后再由 yn - 1 yn 判断第二步该怎么操作。因为每做一步要右移一位,故做完第一步后, yn - 1 yn 正好移到原来 ynyn+1 的位置上。依此类推,每步都要用 ynyn+ 1 位置进行判断,我们将这两位称为判断位。如果判断位 ynyn+1 = 01,则 yi+1? …? yi? = 1,做加[x]补操作;如果判断位 yn yn+1 = 10,则 yi+1 … yi? = - 1,做加[ - x]补 操作;如果判断位 yn yn+1 = 11 或 00,则 yi+1 … yi? = 0,[ zi ] 加0,即保持不变。 Booth乘法算法的流程图 下面为补码设计原理框图,用加法器,移位寄存器,计数器,多路开关,和控制电路实现补码乘法,如图1.1: 图1.1 补码乘法原理框图 设计思路 根据补码一位乘法运算规则:(1) 如果 yn = yn+1,部分积 [ zi ] 加0,再右移一位;(2) 如果 yn yn+1 = 01,部分积加[ x ]补,再右移一位;(3) 如果 yn yn+1 = 10,部分积加[ - x]补,再右移一位;这样重复进行 n+1 步,但最后一步不移位。包括一位符号位,所得乘积为 2n+1 位,其中 n 为尾数位数。, 设计一个二输入三选一选择器对可能的三种情况进行选择。 当选择器中输入为Yi Yi+1为00或者11时,由一寄存器一端接GND,另一 端对其进行零输入; 当选择器中输入为Yi Yi+1为01时,对其进行[X]补输入; 当选择器中输入为Yi Yi+1为10时,对[X]补输入端加一非门和一加法器对其进行取反加1输入。 输出结果与一个一端接GND初始置零的寄存器相连接于一个加法器,实现部 分积加法运算 计算结果存放于两个相同的移位寄存器中,当部分积相加之后,由两个移位寄存器同时对部分积的和进行移位操作。 最后由两个移位寄存器的输出端连接至选择器重新选择进行循环操作,直到部分积移位结束。 1.3 设计环境 ·硬件环境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机; ·EDA环境:Xilinx foundation f3.1设计软件、COP2000仿真软件。 第2章 详细设计方案 2.1 补码乘法器电路图的设计与实现 顶层方案图实现选择器的逻辑功能,采用原理图设计输入方式完成,电路实现基于XCV200可编程逻辑芯片。在完成原理图的功能设计后,把输入/输出信号安排到XCV200指定的引脚上去,实现芯片的引脚锁定。 2.1.1补码乘法器设计 补码乘法器主要由一个三选一数据选择器组装而成的一个完整的设计实体。其实现补码一位乘功能,其与原码一位乘有如下区别:被乘数的符号和

文档评论(0)

3471161553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档