基本输入输出及DMA.pptVIP

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基本输入输出及DMA

查询方式输入的接口电路 查询方式输出的接口电路 1.DMA方式的提出 DMA方式:CPU交出总线控制权,在DMA控制 器控制下内存和外设直接进行信 息交换。 2. DMA控制器的功能 4.DMA的传送方式 (1)单字节传送 (2)成组传送 (3)请求传送方式(查询传送) 1.DMA 控制器芯片Intel 8237的性能 (1)含有4 个相互独立的通道,每个通道有独立的地址寄存器和字节数寄存器,而控制寄存器、状态寄存器为四个通道所共用。 (2)每个通道的DMA 请求可以分别被允许/禁止 (3)每个通道的DMA 请求有不同的优先权,可以通过程序设置为固定的或者是旋转的方式。 (4)通道中地址寄存器的长度为16 位,因而一 次DMA 传送的最大数据块的长度为64K 字节。 (5)8237 有4 种工作方式,分别为:单字节传送、数据块传送、请求传送、级联方式。 (6)允许用EOP 输入。信号来结束DMA 传送或重新初始化。 (7)8237 可以级联以增加通道数 主要包含以下几个部分: (1)四个独立的DMA通道 每个通道都有一个16 位的基地址寄存器,一个16 位的基字节数计数器, 一个16位的当前地址寄存器和一个16 位的当前字节数计数器及一个8 位的方式寄存器,方式寄存器接收并保存来自于CPU 的方式控制字,使本通道能够工作于不同的方式下 (2)定时及控制逻辑电路 对在DMA请求服务之前,CPU编程对给定的命令字和方式控制字进行译码,以确定DMA的工作方式,并控制产生所需要的定时信号; (3)优先级编码逻辑 对通道进行优先级编码,确定在同时接收到不同通道的DMA 请求时,能够确定相应的先后次序。通道的优先级可以通过编程确定为是固定的或是旋转的 (4)共用寄存器 整个芯片还有一些共用的的寄存器:包括1个16位的地址暂存寄存器,1个16 位的字节数暂存寄存器,1个8 位的状态寄存器,1个8位的命令寄存器,1个8 位的暂存寄存器,1个4 位的屏蔽寄存器和1个4 位的请求寄存器等,我们将对这些寄存器的功能与作用,作较为详细的介绍。8237 内部寄存器的类型和数量如表6-1 所示,其中,凡数量为4个的寄存器,则每个通道一个,凡数量只有一个的,则为各通道所公用 (5)8237 的数据引线 地址引线都有三态缓冲器,因而可以接地可以释放总线 3.8237 的工作周期 它具有两种主要的工作周期,即空闲周期和有效周期,每一个周期又是由若干时钟周期所组成的。 (1)空闲周期(lade cycle) 当8237的任一通道都无DMA请求时,则其处于空闲周期或称为SI 状态,空闲周期由一系列的时钟周期组成,在空闲周期中的每一个时钟周期,8237只做两项工作。 采样各通道的DREQ请求输入线,只要无DMA请求,则其始终停留在SI状态; 由CPU对8237进行读/写操作,即采样片选信号CS,只要CS信号变为有效的低电平,则表明CPU要对8237 进行读/写操作,当8237采样CS为低电平而DREQ 也为低,即外部设备没有向8237发DMA请求的情况下,则进入CPU对8237 的编程操作状态,CPU可以向8237的内部寄存器进行写操作,以决定或者改变8237 的工作方式,或者对8237 内部的相关寄存器进行读操作,以了解8237 的工作状态 CPU对8237 进行读/写操作时,由地址信号A3~A0来选择8237 内部的不同寄存器(组),由读/写控制信号IOR 及IOW来控制读/写操作。由于8237 内部的地址寄存器和字节数计数器都是16 位的,而数据线是8 位的,所以在8237 的内部,有一个高/低字节触发器,称为字节指针寄存器,由它来控制8 位信息是写入16 位寄存器的高8 位还是低8 位,该触发器的状态交替变化,当其状态为0 时,进行低字节的读/写操作;而当其状态为1 时,则进行高字节的读/写操作 (2)有效周期(Active Cycle) 当处于空闲状态的8237 的某一通道接收到外设提出的DMA 请求DREQ 时,它立即向CPU 输出HRQ 有效信号,在未收到CPU回答时,8237仍处于编程状态,又称初始状态,记为S0状态。 经过若干个S0 状态后,当8237 收到来自于CPU 的HLDA 应答信号后,则进入工作周期,或称为有效周期,或者说8237由S0状态进入了S1状态 S0 状态是DMA 服务的第一个状态,在这个状态下,8237 已接收了外设的请求,向CPU 发出了DMA 请求信号HRQ,但尚未收到CPU 对DMA 请求的应答信号HLDA;而S

文档评论(0)

ldj215323 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档