- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
智能仪器与系统 (4)EOC为转换结束标志, EOC=0表示正在转换, EOC=1表示一次转换结束. (5)OE为输出允许,高电平时,选通三态输出数据锁存器,转换结果可以从8位输出数字量输出. ALE C A B START EOC OE (6)CLOCK为外部时钟输入信号,时钟频率决定了转换速率. ALE C A B START EOC OE CLOCK 3)与微处理器的典型接口: 由于ADC0809具有输出三态锁存器,故0809的8位数据输出引脚DB0-DB7可直接与8031数据总线P0.0-P0.7相连; 0809的地址译码引脚ADDA,ADDB,ADDC分别与P0.0-P0.2口相连,以选通IN0-IN7。8031的EA接地,表示CPU永远访问外存. 将P2.7作为片选信号,和单片机的写信号(WR)经一级或非门后控制ADC0809的地址锁存ALE和启动转换START。由于ALE和START连在一起,因此ADC0809锁存通道地址的同时也启动转换。 * * 11~12学时 第二章 智能仪器输入/输出通道及接口技术 (五)A/D转换器接口技术 本章主要讲解内容: A/D转换器转换原理 A/D转换器技术指标 A/D转换器与微处理器的接口 一. 概述 1)双积分式A/D转换器:精度高,抗周期性干扰好,价 格低,但转换速度慢。 2)逐次逼近式A/D转换器:转换速度快,精度高,但价 格较贵。 3) V-F变换型A/D转换器:精度高,价格低,接口简 单,但转换速度慢。 1.概述 智能仪器首先应将传感器检测到的模拟量调理成 数字量才便于计算机处理。这种将模拟量转换成数字 量的器件称(ADC即A/D转换器)。这个模拟量泛指 电压、电阻、电流、时间等参量,但在一般情况下, 模拟量是指电压而言的。A/D转换器的种类较多,但 从原理上讲通常可分为以下四种: 一. A/D转换器转换原理 2.逐逼近式A/D转换器转换原理 1)对分搜索基本原理:将被测电压和一可变的基准电压进行逐次比较,最终逼近被测电压。即采用逐步缩小Vx未知范围的办法。 假设基准电压为Vr=10V,为便于对分搜索,将其分成一系列(相差一半)的不同的标准值。 Vr可分解为: 也叫连续比较式A/D转换器,是一种采用对分搜索原理来实现A/D转换的方法,基本原理如下: 上式表示,若把Vr不断细分(每次取上一次的一半)足够小的量,便可无限逼近,若只取有限项时,则项数决定了其逼近的程度。如只取前4项,则 其逼近的最大误差为9.375V-10V =-0.625V,相当于最后一项的值。 现假设有一被测电压Vx=8.5V,若用上面基准电压Vr所表示的4项5V、2.5V、1.25V、0.625V来“凑试”逼近Vx,逼近过程如下: ①第一次取Vr的第一个基准值=5V,由于 5V8.5V,则保留该项,记为数字”1” ②第二次取Vr的第二个基准值+2.5V,此时 5V+2.5V8.5V,则保留该项,记为数字”1” ③第三次取Vr的第三个基准值1.25V ,此时5V+2.5V+1.25V8.5V,则应去掉该项,记为数字”0” ④第四次取Vr的第四个基准值+0.625V,此时5V+2.5V+0.625V8.5V,则保留该项,记为数字”1” ≈8.125V(得到最后逼近结果) 总结上面的逐次逼近过程可知,从大到小逐次取出Vr的各分项值,作为比较的基准值,按照“大者去,小者留”的原则,直至得到最后逼近结果,上例中,其数字表示为”1101”。 2)逐次逼近寄存器的比较过程 逐次逼近寄存器的比较过程就是采用上述对分搜索原理,依次按二进制递减规律减小,从数字码的最高位开始,逐次比较到低位,根据大者去,小者留的原则,使基准电压Ur逐次逼近被测电压U x。 假设基准电源Ur =5V,则逐次逼近比较寄存器为12位,各位输出的编码全为“1”时的基准电压为: Ur=(a1 ?2-1 + a2 ? 2-2+ …+ a12 ? 2-12) ? Ur = (1/2+1/4+1/8+…+1/4096)? 5=5V 各位的电压为a1 =2.5V,a2 =1.25V,a3=0.625V … a12 ,满量程为5V。比较原则,大者去,小者留。 假设输入被测电压U x=3.164V, U x和Ur加到比较器,在时序脉冲作用下进行比较,时序脉冲分别记作CLK1,CLK2, …。注意到比较顺序是电压从高位a1到低位a12 见下表:( 若VX Vr 是留码,若VX Vr是去码) 去码 2.5+1 .25=3 . 75 V 钟脉冲 电压输出 CLK1 2.5V 比较结果 数码寄存器输出 CLK2 CLK3 CLK
文档评论(0)