第二章 数字电路简介.ppt

  1. 1、本文档共58页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章 数字电路简介

2.或运算——当决定一件事情的几个条件中,只要有一个或一个以上条件具备,这件事情就发生。我们把这种因果关系称为或逻辑。 2.2组合逻辑电路 组合逻辑电路的特点与描述方法 2.2.1组合逻辑电路的基本分析方法 2.2.2组合逻辑电路的基本设计方法 2.2.3 竞争冒险现象 竞争冒险的产生原因及消除方法 (3)写出JK触发器的特性方程,然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程: 编码器、译码器、数据选择器、数据分配器、 数值比较器和加法器等是常用的 MSI 组合逻辑 部件。 数据选择器的作用是根据地址码的要求, 从多路输入信号中选择其中一路输出。 数据分配器的作用是根据地址码的要求, 将一路数据分配到指定输出通道上去。 译码器的作用是将表示特定意义信息的二进 制代码翻译出来,常用的有二进制译码器、 二-十进制译码器和数码显示译码器。 编码器的作用是将具有特定含义的信息编成 相应二进制代码输出,常用的有二进制编码 器、二-十进制编码器和优先编码器。 数值比较器用于比较两个二进制数的大小。 加法器用于实现多位加法运算,其单元电路有 半加器和全加器;其集成电路主要有串行进位 加法器和超前进位加法器。 74LS138(1) Y0 Y1 Y2 Y3 Y4 Y5 Y6 A0 A1 A2 S1 S2 S3 Y7 +5V Y 1/2 74LS153 D3 D2 D1 D0 A1 A0 S Y( A B ) Y( A = B ) Y( A B ) 4位数值比较器 A3 B3 A2 B2 A1 B1 A0 B0 FA S A B CI CO HA S A B CO 超前进位加法器举例:CT74LS283 相加结果读数为 C3S3S2S1S0 4 位二进制加数 B 输入端 4 位二进制加数 A 输入端 低位片进位输入端 本位和输出端 向高位片的进位输出 A3 A2 A1 A0 B3 B2 B1 B0 CI0 CO4 F3 F2 F1 F0 S3 S2 S1 S0 C3 ∑ CT74LS283逻辑符号 2.3 时序逻辑电路 时序逻辑电路的结构及特点 时序逻辑电路——任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。 时序电路的特点: (1)含有具有记忆元件(最常用的是触发器) (2)具有反馈通道。 组合电路 触发器 电路 X 1 X i Z 1 Z j Q 1 Q m D 1 D m … … … … 输入 信号 信号 输出 触发器 触发器 输入信号 输出信号 CP 图2-12 时序逻辑电路框图 2.3.1 触发器 无约束, 但功能少 无约束, 且功能强 令 J = K = T 即可 令J = K = 1 即可 D 功能 1 0 Qn+1 1 0 D Qn+1 = D T 功能 Qn Qn Qn+1 1 0 T RS 功能 不定 0 1 Qn Qn+1 1 1 0 1 1 0 0 0 S R Qn+1 = S + RQn RS = 0(约束条件) JK 功能 Qn 1 0 Qn Qn+1 1 1 0 1 1 0 0 0 K J Qn+1 = JQn + KQn T′功能 (计数功能) 只有 CP 输入端, 无数据输入端。 来一个CP翻转一次 Qn+1 = Qn Q Q S R SD RD Q Q 1R 1S R S CP C1 Q Q CP C1 1D D Q Q CP C1 1J 1K J K Q Q CP C1 1T T 2.3.2 时序逻辑电路的一般分析方法 一、分析时序逻辑电路的一般步骤 1.由逻辑图写出下列各逻辑方程式: (1)各触发器的时钟方程。 (2)时序电路的输出方程。 (3)各触发器的驱动方程。 2.将驱动方程代入相应触发器的特性方程,求得时序逻辑电路的状态方程。 3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态图或时序图。 4.根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。 解:该电路为同步时序逻辑电路,时钟方程可以不写。 (1)写出输出方程: (2)写出驱动方程: 二、同步时序逻辑电路的分析举例 例1:试分析图所示的时序逻辑电路。 输出方程简化为: 由此作出状态表及状态图。 1 Q 0 Q 00 01 10 /0 /0 /1 5.2.3 X=

文档评论(0)

ldj215323 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档