中南大学2012至2013年一学期微机原理试题.docVIP

中南大学2012至2013年一学期微机原理试题.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中南大学2012至2013年一学期微机原理试题

中南大学考试试卷 考试时间:2012年12月19日 考试时长:110分钟 课程名称:微机原理及接口技术 2012-2013学年第一学期 考试形式:闭 卷 专业年级: 信息学院10级 总分:100分,占总评成绩70% 一、填空题(本题20分,每空1分) 1、8086CPU对I/O端口采用单独编址方式,CPU区分对存储器还是对I/O端口访问的引脚是(M/I),当该引脚是(低电平)电平时表示CPU对I/O端口进行读写。 2、在8086微机系统中,内存单元中的二进制码可以认为是机器操作码、各种进制数据或者ASCII码,设某内存单元有二进制码B;如理解为补码,它代表的十进制数值为(-123);如理解为BCD码,它对应的十进制数值为(85)。 3、异步串行需发送的8位二进制数为,如采用一位起始位、一位偶校验位和一位停止位,那么串行口发送的帧信息为()。 4、设AL=6AH,执行SUB AL,0C7H后,标志位CF为(1),OF为(0)。 5、用2K×4的RAM芯片,组成32K×8的存储容量;需( 32)片该RAM芯片,最少需要( 11 )根寻址线,其中有( 8)根片内寻址线。 6、8086CPU的响应可屏蔽中断时,响应过程需要两个中断响应周期,每个中断响应周期有( 4)个T状态,在第二个响应周期应该将中断类型号送到CPU数据总线(高8位)上;设该中断类型号为25H,则其中断服务程序的入口地址存放在中断向量表中的首地址为(H)的四个连续单元中。 7、执行完REPZ CMPSB后,CX>0,则说明(SI所指定的字符串与DI所指定的字符串不相等)。 8、指令JMP SHORT NEXT,在内序中的偏移地址为202AH(注,这是该指令第1字节所在的地址),设该指令的机器码为EBA9H(其中EBH为操作码,A9H为操作数),执行该指令后,CPU转移到偏移地址IP为(1FD5H)的指令继续工作。 9、芯片8255A的(C口)可工作在双向总线方式,此时需要(4根)根联络控制线。 10、8086响应可屏蔽硬件中断申请的条件是(中断标志IF=0)。 11、指令ADD AX,[BP+SI+200]的源操作数寻址方式是(相对基址加变址寻址方式),源操作数物理地址表达方式为(有效的物理地址=16×(SS)+(BP)+(SI)+200)。 二、判断是非题(‘√’表示是,‘×’表示否)(本题10分,每小题1分) 1、8086CPU对堆栈段所在的物理存储器读写数据时,只能通过POP/PUSH指令来完成。× 2、8086CPU引脚ALE有效时,说明总线上AD15—AD0的信息是数据代码× 3、执行完当前指令后,CPU会自动检查INTR和NMI引脚是否有效。√ 4、在8086微型计算机系统中,外设与存储器之间不能直接传送数据。× 5、8086CPU可执行指令:MOV [BX],[2000H] × 6、8086CPU的指令周期是不定的,是由若干个总线周期组成。√ 7、中断控制器8259A的普通EOI结束中断方式就是CPU直接对中断服务寄存器(ISR)对应位复位。× 8、CPU对可编程接口芯片中的各可读写寄存器都是通过给定的地址来识别。× 9、RS-232C标准规定其逻辑“1”在有负载时电平范围为+3V~+15V。× 10、CACHE技术的基本思想就是将CPU经常访问的指令和数据保存在SRAM中,不常用的存放在大容量DRAM中。√ 三、完善程序(本题30分,每小题10分) 1、阅读下面程序,回答相关问题。 MOV AH, 44H IN AL, 30H TEXT AL, 80H JZ L1 SAL AH, 1 JMP STOP L1: SHR AH, 1 STOP: HLT (1)根据端口30H最高位是否为1决定AH的结果。 (2)AH=22H 2、变量WORD1存放一字符串,将其中大写英文字母找出来存放到RESUILT开始的内存单元中,并在屏幕上显示这些字母。 DSEG SEGMENT WORD1 DB ‘DF3456nj98,97KJH8?’ RESUILT DB 20 DUP(?) DSEG ENDS    CSEG SEGMENT ( 1 )ASSUME CS:CSEG,DS:DSEG MAIN  PROC FAR START:PUSH DS SUB AX,AX PUSH AX        MOV AX,DSEG        MOV DS ,AX

文档评论(0)

mmrs369 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档