一种高速低功耗10位逐次逼近模数转换器设计.PDFVIP

  • 11
  • 0
  • 约3.17万字
  • 约 4页
  • 2018-12-13 发布于天津
  • 举报

一种高速低功耗10位逐次逼近模数转换器设计.PDF

一种高速低功耗10位逐次逼近模数转换器设计.PDF

第 卷第 期 微 电 子 学 , 45 2 Vol.45 No.2 年 月 2015 4 Microelectronics A r.2015 p  一种高速低功耗 位逐次逼近模数转换器设计 10 , , , 梅逢城 贺 林 吕 伟 林福江     ( , ) 中国科学技术大学电子科学与技术系 合肥 230027 : ( ) , 、 摘 要 通过分析并优化逐次逼近模数转换器 SARADC 的工作时序 设计并实现了一种高速       、 / / 。 低功耗 具有误差补偿的 位 转换器 该芯片采用 工艺 10 100 MSsA D TSMC 0.13 m CMOS     μ   。 , 、 、 进行设计 后仿真结果表明 在 电源电压 输入信号频率 采样频率 1.2V 20.3125MHz 100MHz , ( ) , ( ) , 下 模数转换器的无杂散动态范围 为 有效位数 达到 位 整体功耗为 SFDR 68.1dB ENOB 9.41 , 值为 / 。芯片核心电路面积为( ) 2。 0.865mW FoM 15fJconv 0.02×0.02 mm : ; ; ; ; 关键词 误差补偿 逐次逼近模数转换器 高速 低功耗 CMOS   中图分类号: 文献标识码: 文章编号: ( ) TN432 A 10043365201502016004 - - - DOI:10.13911/j.cnki.1004-3365.2015.02.004

文档评论(0)

1亿VIP精品文档

相关文档