- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
具有数字显示的秒计时器
PAGE
1 -
JIN
JINGCHU UNIVERSITY OF TECHNOLOGY
电子技术课程设计
题目: 篮球30秒倒计时
专 业 电气自动化技术
班 级 电气3班
学 号 2011301020301
姓 名 高 松 山
指导教师 唐文涛
目 录
第一章 方案论证………………………………………………………………1
1.1 设计要求………………………………………………………………………………1
1.2 设计方案………………………………………………………………………………1
第二章 详细设计………………………………………………………………2
2.1 8421BCD码递减计数器模块电路……………………………………………………2
2.2 时钟信号控制电路……………………………………………………………………3
2.3 秒脉冲信号产生模块电路……………………………………………………………3
2.4 显示译码电路…………………………………………………………………………5
2.5 报警电路………………………………………………………………………………6
第三章 性能测试………………………………………………………………7
3.1 30秒置数仿真测试……………………………………………………………7
3.2 暂停/继续仿真测试……………………………………………………………………8
3.3 报警电路的仿真测试…………………………………………………………………9
第四章 结论与心得…………………………………………………………10
4.1 设计过程出现的问题及解决方法…………………………………………………10
4.2 结论…………………………………………………………………………………10
4.3 心得体会……………………………………………………………………………11
参考文献……………………………………………………………………11
附录1元器件清单
第一章 方案论证
1.1 设计要求
①工作时间设定为30秒。
②30秒计时器是递减计时器,间隔为1秒。能用LED数码管显示剩余工作时间,即当计时开始时显示出所设定的总时间,每当计时1秒,显示器的数字立即减1。
③减1计时到零时(工作时间到),发出报警信号,并自动停止计时。
④设置外部操作开关,具有暂停/继续工作、清零复位和启动计时功能。
1.2 设计方案
图1.2.1 原理框图
具有数字显示30秒计时器原理框图如图1.2.1示。电路的功能采用模块化设计,各部分有各自的功能。
具有数字显示30秒计时器包括秒脉冲发生器、计数器、译码显示电路、控制电路、报警电路等5个部分组成。其中计数器和控制电路是系统的主要部分。计数器完成30秒计时功能,而控制电路控制计数器的启动计数、暂停/继续计数。当启动置数开关时,计数器完成置数功能显示30秒字样;当启动开关时,计数器开始计数;暂停/继续开关连接到连续计数端时,计数器开始连续计数,当连接到暂停计数端时,计数器暂停计数。计数器递减到零时,发出报警信号。
第二章 详细设计
2.1 8421BCD码递减计数器模块电路
本课程设计中计数器选用2个中规模集成电路74LS192N进行设计构成30进制,74LS192N是十进制同步加法/减法计数器,它采用8421BCD码编码,其功能表如表2.1.1所示。
表2.1.1 74LS192N功能表
操作
×
×
0
0
置数
↑
1
1
0
加计数
1
↑
1
0
减计数
×
×
×
1
清零
由此看出,当,,时,如果有时钟脉冲加到端,则计数器在预置数的基础上进行加法计数,当计数到9时, 端输出进位下降沿跳变脉冲;当,,时,如果有时钟脉冲加到端,则计数器在预置数的基础上进行减法计数,当计数到0时,端输出借位下降沿跳变脉冲。由此设计出三十进制减法计数器,具体电路如图2.1.1所示,图中的分别接到显示译码器的输入端,端接到秒脉冲发生器的脉冲输出端。图中预置数为,当低位计数器的借位输出端输出借位脉冲时,高位计数器才开始进行减法计数。当计数到高、低位计数器都为零时,高位计数器的借位输出端输出借位脉冲,使置数端,则计数器完成置数,在端输入脉冲的作用下,进行下一循环的减法计
原创力文档


文档评论(0)