IIR数字滤波器的FPGA-实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CIC中国集成电路 设计开发 ChinalntegratedCircult IIR数字滤波器的FPGA实现 华南理工大学物理科学与技术学院 姚若河 彭亮 石磊 摘要: 应用Matlab工具软件对IIR数字滤波器进行参数计算和仿真。进一步给出了用FPGA实现IIR 数字滤波器的硬件电路方案。用VHDL语言描述了FPGA的电路系统设计及其仿真,结果表明设计的IIR 数字滤波器满足设计要求。 1、引言 n H(z)= Hk(z) (2) k=1 数字滤波器是数字信号处理的一种基本的处理 其中每一级的二阶子系统的传输函数形式为: -1 -2 部件。数字滤波器按照相应其响应方式可分为有限 b+bz+bz H(z)=k0 k1 k2 (3) k -1 -2 脉冲响应( FIR)滤波器和无限脉冲响应(IIR)滤波 1+az+az k1 k2 IIR 器两种。在对线性相位不作特别要求的情况下, 这样就可以将任意阶数的IIR滤波器通过若干 数字滤波器与FIR数字滤波器相比,可用较低的阶 二阶子系统网络级联起来构成,其结构如图1所示。 数获得较高的选择性,在相同门级规模和相同时钟 速度下可提供更好的带外衰减特性,具有广泛的应 用。本文结合一个实例给出了基于FPGA实现的IIR 图1IIR滤波器级联形式 数字滤波器的设计过程。 2、IIR数字滤波器的基本结构 对于每一个二阶子系统,可以选择多种方式实 现,其中转置直接 II型结构(如图2所示)较为常 见。采用这种级联结构实现IIR滤波器的优点是每 IIR数字滤波器传输函数的一般表达式为: 一个子系统只是关系到滤波器的某一对极点和一对 M -k bz 零点,调整系数b,b,b时,只单独地调整了滤波器 ! k 0 1 2 Y(z) k=0 H(z)= = (1) X(z N 某一对零点而不影响其它零点和极点。同理,调整 ) -k 1+ az ! k a,a系数也只单独调整了某一对极点。因此,这种结 k=1 1 2 对于IIR滤波器的实

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档