- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种高PSR CMOS带隙基准电路的设计
一种高PSR CMOS带隙基准电路的设计
摘 要: 为了降低芯片电路功耗,电源电压需要不断的减小,这将导致电源噪声对基准电压产生严重影响。为此针对这一问题进行相关研究,采用SMIC 0.18 μm工艺,设计出一种低功耗、低温度系数的高PSR带隙基准电压源。仿真结果表明,该设计带隙基准源的PSR在50 kHz与100 kHz分别为-65.13 dB和-53.85 dB;在2~6 V电源电压下,工作电流为30 μA,温度系数为30.38 ppm/℃,电压调整率为71.47 μV/V。该带隙基准适用于在低功耗高PSR性能需求的LDOs电路中应用。
关键词: 带隙基准电压; 低功耗; 电源抑制; 电路设计
中图分类号: TN402?34 文献标识码: A 文章编号: 1004?373X(2014)13?0153?03
Design of CMOS bandgap voltage reference circuit with high PSR
HE Zhi?wei, JIANG Yan?feng
(Microelectronic Research Center, North China University of Technology, Beijing 100144, China)
Abstract: The power supply voltage needs to be constantly decreased to meet the requirement of reducing the low?power consumption of IC, but it may lead to the negative impact of power supply noise on the reference voltage. A low?power consumption bandgap voltage reference with high PSR (power supply rejection) and low?temperature coefficent was design based on in SMIC0.18μm process. The simulation results show that the PSR of the bandgap reference source is -65.13 dB at 50 kHz and -53.85 dB at 100 kHz respectively; at 2~6 V supply voltage, the supply current is 30 μA, the temperature coefficient is 30.38 ppm/℃, and the voltage regulation rate is 71.47 μV/V. The bandgap voltage reference is suitable for LDOs circuit which has the requirements of low?power consumption and high PSR.
Keywords: bandgap reference voltage; low?power consumption; power supply rejection; circuit design
0 引 言
在高科技快速发展的今天,人们的生活已经离不开电子产品,为了能满足人们对产品性能的需求,现在的IC行业面对着巨大的挑战。当今高性能模拟、数模混合、数字和电源管理系统都需要非常稳定的基准电压源[1]。例如广泛应用于电源管理芯片、A/D和D/A转换器芯片、数据采集芯片等中的带隙基准,其性能好坏直接影响整个系统的精度及稳定性[2]。
现在的电子产品中,几乎都反映出一个共同的缺点,电池电量不够大,而现代的电池容量大小在短时间内不会得到较大的改善,因此,人们就想法如何降低电子产品功耗。降低功耗必然需要降低器件工作电压。带隙基准是任何模拟集成电路的一个重要单元,工作电压的降低,信号噪声对带隙基准的精度将显得越发突出,因此,在越来越低的电源电压下,低功耗、低温度系数、高PSR的带隙基准变得越来越重要[3],如何改善带隙基准的信号噪声成为了一个热门研究的话题。
本文针对带隙基准电路上述问题考虑,提出一种高PSR CMOS带隙基准电路,其基准PSR在50 kHz与100 kHz下分别能达到-65 dB,-53 dB,大大改善了信号噪声对带隙基准的影响。
1 高PSR CMOS带隙基准电路设计
1.1 带隙基准电路PSR分析
双极
文档评论(0)